三态缓冲器实验报告_第1页
三态缓冲器实验报告_第2页
三态缓冲器实验报告_第3页
三态缓冲器实验报告_第4页
三态缓冲器实验报告_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑电路实验报告第 四 次实验:三态缓冲器一 实验目的本实验的目的是了解三态缓冲器的工作原理;学习三态缓冲器的设计,并了解利用三态缓冲器在计算机总线上的应用。本次试验主要的目的是完成典型的三态缓冲器: 二本实验原理(背景知识)逻辑门的输出除了有高、低两种状态以外还可能有第三种状态高阻态,这种逻辑门就是三态门。三态门处于高阻态时,其电阻很大,相当于该门和他的那些连接电路出于断开状态。三态门在计算机的设计中有着重要作用,计算机的各个部件要通过总线连接在一起,而总线只允许同时有一个使用者使用,这个使用者使用总线时,其他连接在总线上的器件要处于断开状态。因此三态门是总线连接的最好解决方案。总线上通常连接数个器件,每个器件通过选通信号选通,如果改器件没有被选通,相当于其和总线是断开的,不影响其它器件工作。缓冲器是数字元件的其中一种,它对输入值不执行任何运算,其输出值和输入值一样,但它在计算机的设计中有着重要作用。缓冲器又可以分为输入缓冲器和输出缓冲器两种。前者的作用是将外设送来的数据暂时存放,以便处理器将它取走;后者的作用是用来暂时存放处理器送往外设的数据。有了数控缓冲器,就可以是高速工作的 CPU 与慢速工作的外设起协调和缓冲作用,实现数据传送的同步。由于缓冲器一般接在数据总线上,故必须具有三台输出功能。因此,缓冲器又分为两种,常用缓冲器(简称为缓冲器)和三台缓冲器。常规缓冲器重视将值直接输出,用于将电流到高一级的电路系统。三台缓冲器除了常规缓冲器的功能之外,还有一个选通输入端,用 E 表示。当 E 有效和 E 无效时有不同的输出值。当 E 有效时,选通,其输入直接送到输出(或反向后输出) ;若 E 无效时,缓冲器被阻止,无论输入什么值输出的总是高阻态,用 Z 表示,高阻态能使电流降到足够低,以至于像缓冲器的输出没有任何电路与其相连。二、 实验器材/环境1. 硬件器材:DE2-70 开发平台2. 软件环境:Quartus II 12.0 软件三、 实验设计思路(验收实验)1 当两个低电平有效使能端有效时,输出等于输入。2 当两个使能端任意一个为高电平时,则输出为高电阻状态,即表现为输出 f 和 f都无输出。四。实验的测试序列或验证方法预计结果如下:1.使能端 EN1,EN0同时为低电平,各组数据显示输出等于输入。2.使能端 EN1,EN0任一个为高电平时,无论输入如何,都无输出。六实验过程(验收实验的过程)1.建立 Quartus II 工程2.设计输入:3.分析与综合点击 Start Analysis & Synthesis 执行分析与综合,综合过程完成。4.分配引脚删除多余引脚并解决引脚设置错误5.时序仿真测试代码:仿真结果:七实验结果实验结果与预期结果相同。八 实验中遇到的问题和解决方案将实验配置下载到开发板上之后居然没有反应。后来重新编译一次就好了。原来插入开发板接口之后,还要再次编译才行。九实验的启示和建议启示:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论