




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、6.5 节拍分配器,在数字系统中,为控制各功能部件协调有序地完成运算和操作,要求系统控制器正确地发出一系列在时间上有先后顺序的控制信号。 在控制器中,能够产生这种控制信号的部件称为节拍分配器。 当分配器的输出为电平信号时,称为节拍发生器;当分配器的输出为脉冲(脉冲宽度通常与主时钟脉冲宽度相同)时,称为脉冲发生器。,按节拍分配器的结构,分为计数型和移位型两类。,6.5.1 计数型节拍分配器,由二进制计数器和译码器组成。二进制计数器在计数脉冲(时钟脉冲)的操作下,状态依次转换,且在有效状态内循环,通过译码器的“翻译”,就可获得顺序的节拍信号或脉冲信号。,显然,n位二进制计数器有2n个不同状态,经过
2、译码器的译码可获得2n个顺序的节拍信号或脉冲信号。,例1:采用74LS163和74LS138设计一个五输出节拍发生器。,解:用74LS163构造000100五进制计数器(同步清零),输出作为 74LS138的变量输入,从74LS138的输出端引出相应的序列电平 信号(低有效)。,1 0 0,/S0 /S1 /S2 /S3 /S4,请同学自己画出时序图,例2:用Verilog HDL描述一个计数型五节拍发生器。,module jiepai_5 (clk, reset, s, y1, y2) ; input clk, reset; output 4:0 s, y1, y2 ; reg 4:0 s
3、; reg 2:0 temp ; / ? assign y1=(clk=1)? s : 0 ; / ? assign y2=(clk=0)? s : 0 ; / ? always ( posedge clk or negedge reset ) if ( !reset ) temp=3b000 ; else if ( temp=3b101 ) temp=3b001 ; / ? else temp=temp+1 ; always ( temp ) case ( temp ) 3b001 : s=5b00001 ; 3b010 : s=5b00010 ; 3b011 : s=5b00100 ; 3
4、b100 : s=5b01000 ; 3b101 : s=5b10000 ; default : s=5b00000; endcase endmodule,计数型五节拍发生器仿真波形,节拍波形,clk=1,脉冲波形,clk=0,脉冲波形,6.5.2 移位型节拍分配器,由移位型计数器和译码器组成。,1.环形计数器可直接用作节拍分配器,环形计数器时序波形。,已见过该电路的Verilog HDL描述,2.基于扭环形计数器的节拍发生器,八个脉冲构成一个循环。,逻辑门?译码器?,扭环形移位计数器的时序波形,如何用Verilog HDL描述?,通过波形可见需要译码电路?,按照启动后的循环顺序,对八个有效状
5、态进行译码,输出定义为Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7,可得到关于译码输出的卡诺图。,请同学自己完成译码电路和 扭环形计数器的连接,并画 出时序图。,例1:采用74LS194和译码电路设计一个五输出的 移位型节拍分配器。,解:根据题意,用74LS194构造模5扭环形计数器,然后根 据有效循环状态设计译码电路。,请同学完成电路连接。 思考:若用74LS138 进行译码,应如何设计。,000不能当作无关态使用,作业: 1.采用Verilog HDL描述计数型十输出正脉冲发生器。,2.采用Verilog HDL设计一个五输出的移位型节拍分配器。,(提示:根据状态变化图,case描述移位计数器,再对其输出译码。),思考:如何用Verilog HDL描述基于最大长度移位计数器 的节拍发生器和脉冲发生器。,课堂练习,采用74LS194和适当的逻辑门设计输出 Z=A7A6A5A4A3A2A1A0=11010011的不规则 电平(脉冲)序列发生器。(A7先输出),解:1.序列信号发生器可由移位寄存器和反馈逻辑构成,2.根据题意、74LS194逻辑符号、功能表分析所要产生的输出序列,初态,移位脉冲作用后,RIN,RIN,3.根据上述分析,列出移位寄存器状态转移表和RIN输入,4.作RIN的卡诺图,5.画出电路连接图,CP,电路工作时,首先S1S0=
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 别墅花园装修合同范本
- 《锦瑟》教学设计 2024-2025学年统编版高中语文选择性必修中册
- 借贷合同范本u
- 劳动合同范本陕西
- 传销性质合同范本
- 产品销售协议合同范本
- 企业授权合同范本
- 2024年重庆大学机器人研究所招聘笔试真题
- 上海货物短途运输合同范本
- 2024年温州苍南农商银行招聘笔试真题
- 《魏书生班主任工作漫谈》读书心得体会课件
- 湖南高速铁路职业技术学院单招职业技能测试参考试题库(含答案)
- 中考语文非连续性文本阅读10篇专项练习及答案
- (中职)中职生礼仪实用教材完整版PPT最全教程课件整套教程电子讲义(最新)
- 出纳收入支出日记账Excel模板
- 给水排水用格栅除污机通用技术条件
- DBJ61_T 179-2021 房屋建筑与市政基础设施工程专业人员配备标准
- 渝价〔2013〕430号
- 一年级下册综合实践活动课件-身边的水果和蔬菜全国通用16张
- 市政工程主要施工机械设备
- 书香里的童年
评论
0/150
提交评论