微电子器件期末试题-_第1页
微电子器件期末试题-_第2页
微电子器件期末试题-_第3页
微电子器件期末试题-_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

微电子器件期末试题一、填空题

1.PN结中P区和N区的掺杂浓度分别为NA和ND,本征载流子浓度为ni,

kTNANDln则PN结内建电势Vbi的表达式Vbi?。2qni2.对于单边突变结P?N结,耗尽区主要分布在N区,该区浓度越低,则耗尽区宽度值越大,内建电场的最大值越小;随着正向偏压的增加,耗尽区宽度值降低,耗尽区内的电场降低,扩散电流提高;为了提高

P?N结二极管的雪崩击穿电压,应降低N区的浓度,这将提高反向饱

和电流IS。

解析:?|E|_n?sma_qND_p?_d??s|Ema_|qNA?s|Ema_|?s|Ema_|qND_n?qNA??s?111?)|Ema_|?s|Ema_|qNDNAqN0(?s11Vbi???Ed_?(_n?_p)|Ema_|?|Ema_|2?_p22qN0|Ema_|?(2qN0Vbi)?[122kTNANDln(?sNAND)12ni]2?s(NA?ND)

对于单边突变结,可通过适当降低轻掺杂一侧的掺杂浓度,使势垒区拉宽来提高雪崩击穿电压。反向饱和电流IS?(qDpLpDpqDnDn2pn?np)?qni(?)LnLpNDLnNA3.在设计和制造晶体管时,为提高晶体管的电流放大系数,应当增加发射区和基区的掺杂浓度的比值解析:???_??[1?(NE,降低基区宽度。NB?1WB2DWNR)](1?EBB)?(1?b)(1?口E)2LBDBWENE?BR口BqV,此2kT4.对于硅PN结,当V0.45V时,电流密度J满足关系式

lnJ?qV,此时以正向扩散电流为主;在室温下,反向电流以势垒区kT产生电流为主,该电流与ni存在?ni关系。

解析:当温度较低时,总的反射电流中以势垒区产生电流为主;当温度较高时,则以反射扩散电流为主。对于硅PN结,在室温下以势垒区产生电流为主,只有在很高的温度下才以反向扩散电流为主。反向扩散电流含ni2因子,势垒区产生电流则含?ni因子。

5.势垒区电容Cs反映势垒区边缘的电离杂质电荷随外加电压的变化;扩散电容CD反映的是中性区的非平衡载流子电荷随外加电压的变化;变容二极管是使用的势垒区电容。

6.PN结电击穿有齐纳击穿和雪崩击穿两种机制,其中雪崩击穿机制决定的击穿电压具有正温度系数。

7.在小电流的情况,双极结型晶体管的?会降低,这是此时发射极电流中复合的比例增大;大电流时?会降低,这是由于大注入的基区扩展效应。

8.PN结反射饱和电流随结温升高而升高。MOSFET导通状态下,饱和输出电流随半导体温度增加升高而降低,这主要是由于迁移率下降造成的。

解析:对于同一种半导体材料和相同的掺杂浓度,温度越高,则ni越大在,反向饱和电流就越大在,所以J具有正温度系数。

9.由于栅氧化层中通常带正电,这使得N沟道MOSFET的阈值电压绝对值变大,可动钠离子从金属/绝缘层界面移向绝缘层/半导体界面,阈值电压绝对值变小。

10.短沟道MOSFET漏极电流饱和是由于载流子速度饱和,随着沟道长度缩短,阈值电压降低。长沟道MOSFET漏极电流饱和是由于沟道夹断。

11.为了提高双极结型晶体管的基区输运系数,应降低基区宽度,降低基区掺杂浓度;当基区宽度减半时,基区渡越时间变为原来的,这将降低基区穿通电压。

12.双极结型晶体管工作在放大区,发射结正偏,集电结反偏,此时用于模拟电路;工作在截止区,发射结反偏,集电结反偏。13.PN结的少子存储效应产生PN结的反向恢复时间,存储电荷消失的两个途径是:反向电流的抽取和少子的复合。

14.均匀基区晶体管,少子在基区中主要作扩散运动,又称为均匀基区晶体管。缓变基区晶体管,少子在基区主要作漂移运动,又称为漂移晶体管。由于内建电场的存在使漂移晶体管少子的基区渡越时间低于扩散晶体管。

15.对PN结外加反向电压时,势垒区宽度增大,势垒区内的电场增强。16.PN结在较小偏压下的反向电流由空穴扩散电流、电子扩散电流和势垒区产生电流三部分所组成。

1417.PN结的击穿有三种机理:它们分别是雪崩倍增、隧道效应和热击穿。

18.在同一个N型衬底上形成两个PN结,结深一样,但P区掺杂浓度不一样,问:此时,高P区浓度PN结的击穿电压应小于低P区浓度PN结的击穿电压。

19.对P沟道MOSFET,栅氧化层中的固定电荷Qo_将降低阈值电压。20.在反偏的P?N结中,电场峰值出现在冶金结处,且N掺杂浓度越低,则耗尽区宽度越宽,耐压越高。向P?区扩展的耗尽区宽度比N区的扩展的耗尽区宽度小,N区耗尽区电荷总数与P区耗尽区电荷总数相等。

21.对于硅材料,P?N?结的主要击穿机理是隧道击穿,P?N?结的主要击穿机理是雪崩击穿。其中,雪崩击穿是由于碰撞电离现象所造成的,雪崩击穿的判定条件是满足表达式??d_?1或碰撞电压积分为?。22.当P?N?P结构的N?区全耗尽时,该结构的电流电压特性呈现穿通击穿的状态;当P?N?N结构的N?区全耗尽时,该结构的电流电压特性呈现反向阻断,正向导通状态。

23.晶体管的共基电流增益与基区输运系数和发射结发射效率有关。其中,基区输运系数被定义为集电结处电子电流与发射结处电子电流之比。影响它的主要结构和材料参数为基区宽度。发射结发射效率被定义为发射结处电子电流和发射结处总电流之比,影响它的结构和材料主要参数为发射极与基极的浓度比。

24.随着电极电流逐渐增加,在小注入和中等注入水平情况,晶体管

电流增益会增大,进入大注入状态,会出现Webster效应。在极低电流水平下,电流增益是较小的,要提高该状态下的电流增益,应降低体内陷阱。

25.降低基区电阻的工艺和版图措施有增大基区掺杂和结深,采用无源基区重掺杂、采用细线条,并增加基极条数目。

26.在高频晶体管中,当WB较大时,提高fT的主要措施是减小WB和减小集电结耗尽区,但是上述做法会带来击穿电压的下降,因此需要折中。

27.在高频晶体管中,工作频率每增加一倍,|??|减小一半,功率增益

1降为4,可定义功率增益和频率平方的乘积为高频优质,记为M。

28.对于MOSFET当VGS?VT时,MOSFET电流仍然存在,这称为亚阈区导电。此时,沟道表面处于弱反型状态。在计算亚阈值电流时通常只计入扩散电流,而忽略漂移电流。

29.对于MOSFET,改变阈值电压是主要通过改变沟道掺杂浓度和改变栅氧化层厚度来实现的。而栅氧化层中的固定主要呈正电荷特性,栅氧化层中电荷对阈值电压的影响是使阈值电压减小。此外,衬底偏

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论