数字系统设计工程实践知到智慧树章节测试课后答案2024年秋宁波大学_第1页
数字系统设计工程实践知到智慧树章节测试课后答案2024年秋宁波大学_第2页
数字系统设计工程实践知到智慧树章节测试课后答案2024年秋宁波大学_第3页
免费预览已结束,剩余3页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字系统设计工程实践知到智慧树章节测试课后答案2024年秋宁波大学第一章单元测试

1moduleup_down(clk,rst,result,c_out);

2inputclk,rst;

3output[5:0]result;

4outputc_out;

5always@(posedgeclkornegedgerst)

6if(rst)

7begin

8result<=0;

9c_out<=0;

10end

11elseif(result==59)

12begin

13result<=0;

14c_out<=1;

15else

16result<=result+1;

17c_out<=0;

18end

19endmodule;

上面是一段描述具有异步清零,带进位输出的60进制的累加电路的Verilog描述,请指出该代码中不符合Verilog语法的地方。()

A:语句19删除“;”B:语句6改为!rst;C:语句3和4没有将变量定义为reg类型;D:语句12和18分别缺少end和begin;

答案:语句19删除“;”;语句6改为!rst;;语句3和4没有将变量定义为reg类型;;语句12和18分别缺少end和begin;Verilog中,常数`h11表示()

A:8位的十六进制;B:32位的十六进制;C:对应十进制数17;D:对应十进制数3

答案:32位的十六进制;;对应十进制数17;导致verilog代码隐含透明Latch的原因:()

A:case结构不完整;B:电路存在反馈回路;C:敏感信号列表不完整;D:if结构不完整;

答案:case结构不完整;;电路存在反馈回路;;敏感信号列表不完整;;if结构不完整;下面哪些Verilog描述会导致代码不可综合()

A:同一寄存器变量在不同的always块中被赋值;B:存在for语句;C:包含延时的赋值语句;D:异步复位信号的触发条件与清零的判断条件逻辑上有矛盾,而无法起到清零作用;

答案:同一寄存器变量在不同的always块中被赋值;;包含延时的赋值语句;关于reg类型变量,下面描述正确的是:()

A:输入变量不能用reg类型;B:连续赋值(assign)中,被赋值量不能为reg;C:在过程语句(always,initial)中,被赋值的量必须是reg;D:reg变量综合后对应触发器或Latch。

答案:输入变量不能用reg类型;;连续赋值(assign)中,被赋值量不能为reg;;在过程语句(always,initial)中,被赋值的量必须是reg;

第二章单元测试

在编译综合后的下载环节,QuartusII找不到USB下载器硬件的原因可能是()

A:电脑的USB接口有故障B:USBblaster的驱动没有正确安装C:下载线没有连接到电脑的USB口D:下载器的连接线有问题

答案:电脑的USB接口有故障;USBblaster的驱动没有正确安装;下载线没有连接到电脑的USB口;下载器的连接线有问题在完成数字系统设计后,下载到实验箱前要完成哪些步骤?()

A:正确连接实验箱的下载线到电脑的USB口B:连接实验箱的电源线C:选择合适的工作模式,进行引脚分配并重新编译D:在Programer下的硬件找到USBblaster并选中

答案:正确连接实验箱的下载线到电脑的USB口;连接实验箱的电源线;选择合适的工作模式,进行引脚分配并重新编译;在Programer下的硬件找到USBblaster并选中如果数字系统需要通过多次按动一个按键来实现某设置量值的递增或递减,应选择该按键为()

A:16进制模式B:扩展输入接口C:电平模式D:单脉冲模式

答案:单脉冲模式如果数字系统要实现对模拟信号采集并处理后输出,这样的系统应该选择哪种工作模式()

A:工作模式2B:工作模式3C:工作模式1D:工作模式4

答案:工作模式3如果基于FPGA芯片设计的数字系统,在测试阶段不小心使实验箱断电,再继续测试时需要重新下载。()

A:错B:对

答案:对

第三章单元测试

模拟电路相比,数字电路主要的优点有()。

A:保密性好B:容易设计C:通用性强D:抗干扰能力强

答案:保密性好;通用性强;抗干扰能力强逻辑变量的取值1和0可以表示:()。

A:电位的高、低B:真与假C:开关的闭合、断开D:电流的有、无

答案:电位的高、低;真与假;开关的闭合、断开;电流的有、无数字信号是:()。

A:时间和幅值上离散的信号B:时间和幅值上连续变化的信号C:时间上连续、幅值上离散变化的信号D:时间上离散、幅值上连续变化的信号

答案:时间和幅值上离散的信号数字电路中,晶体管的工作处于状态:()。

A:饱和B:放大C:开关D:截止

答案:开关电子系统是指由若干相互连接、相互作用的电子电路和部件组成的,能够完成一定功能的电路整体。()

A:错B:对

答案:对

第四章单元测试

单项选择题:十六进制频率显示为12.8Hz,实际的十进制频率是多少?()

A:18.5Hz;B:16.5Hz。C:18.1Hz;D:16.1Hz;

答案:18.5Hz;下列关于相干合成法不正确的是()

A:体积大、结构复杂。B:相位噪声低;C:使用多个晶体参考频率源;D:频率转换时间短;

答案:使用多个晶体参考频率源;直接数字频率合成由模拟振荡器产生参考频率源,再经谐波发生器产生一系列谐波,然后经混频、分频和滤波等处理产生大量的离散频率。()

A:错B:对

答案:错DDS波形存储器的本质是信号相位与幅值映射表。()

A:对B:错

答案:对DDS频率合成器,时钟频率为1024KHz、相位累加器N=15,可计算最小合成频率为31.25Hz。()

A:对B:错

答案:对

第五章单元测试

FPGA的主要特点包括哪些?()

A:适用于并行处理B:灵活性强C:功耗低D:可编程性高

答案:适用于并行处理;灵活性强;可编程性高频率计的主要测量方法有哪几种?()

A:直接测量法B:相位测量法假C:等精度测量法D:周期测量法

答案:直接测量法;等精度测量法;周期测量法在频率计测量中,占空比是如何计算的?()

A:高电平计数值/总计数值B:低电平计数值/总计数值C:高电平计数值/低电平计数值D:高电平时间/总时间

答案:高电平计数值/总计数值等精度频率计设计中,为何需要等精度测量?()

A:缩小测量范围B:提高测量精度C:减小测量精度D:扩大测量范围

答案:提高测量精度等精度频率计在测量高频和低频信号时具有相同的误差。()

A:对B:错

答案:对

第六章单元测试

对于0~5V输入,8位精度ADC芯片,其输入电压与量化后的数字量之间的关系为()。

A:B:C:D:

答案:AD转换器的转换过程包括()。

A:量化B:采样C:编码D:解码

答案:量化;采样;编码若信号采集回放系统的ADC芯片的输入电压幅度超出量程,则可能()。

A:需重新调整输入电压幅度使其位于有效量程内B:ADC芯片损坏C:输出端显示的信号失真D:仍可以在系统输出端显示完整的信号

答案:需重新调整

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论