ZYNQ平台架构AXI总线协议及部分可重构配置_第1页
ZYNQ平台架构AXI总线协议及部分可重构配置_第2页
ZYNQ平台架构AXI总线协议及部分可重构配置_第3页
ZYNQ平台架构AXI总线协议及部分可重构配置_第4页
ZYNQ平台架构AXI总线协议及部分可重构配置_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

ZYNQ平台架构及配置1

2目录一、ZYNQ平台的硬件架构二、AXI协议三、ZYNQ的部分可重构配置22024/7/23ZYNQ平台的硬件架构3

2背景简介42024/7/23背景简介ZYNQ7000系列ARM+FPGA结构XILINX传统FPGA的局限性?52024/7/23ZYNQ平台的硬件架构架构:1、PS(处理器系统)(流程控制等串行设计)2.PL(可编程逻辑)(并行算法设计)62024/7/23ZYNQ平台的硬件架构PS由四块组成:1、APU(应用处理单元)2、内存接口3、IO外设(USB2.0、Ethernet、CAN、SPI、UART、IIC.SD/SDIO、GPIO)4、互连线(APU、IOP和内存单元相互连接,并通过一个多层的AXI互连线与PL连接)72024/7/23ZYNQ平台的硬件架构APU结构1、ACP2、SCU3、Cortex-A9(x2)4.L132KB(I/D)共享L2512KB82024/7/23ZYNQ平台的硬件架构内存接口92024/7/23ZYNQ平台的硬件架构IO外设RGMII接口102024/7/23ZYNQ平台的硬件架构AXI总线架构AXI_HP用于PL的四个高性能、高带宽主接口,位宽可配64/32,可访问PS的DDR3控制器和PS的片上RAM资源AXI_GP四个通用接口(两主两从),每个位宽32,可访问PS的DDR3控制器,PS片上RAM资源和其他从设备AXI_ACP用于PL的一个加速一致性主端口,提供快速访问CPU,可选的L1或L2缓存一致性112024/7/23ZYNQ平台的硬件架构PL组成:1、可配置逻辑块(CLB)2、36KB块BRAM3、数字信号处理DSP48E1Slice4、可编程IO5、时钟管理6.XADC122024/7/23ZYNQ平台的硬件架构可编程IO132024/7/23ZYNQ平台的硬件架构XADC模块142024/7/23XADC模块ZYNQ平台的硬件架构152024/7/23ZYNQ平台的硬件架构162024/7/23AXI协议

AXI4.0是ARM公司提出的AMBA3.0协议的升级版,是一种高性能、高带宽、低延迟的片内总线。172024/7/23AXI协议

AXI协议具有如下特点:总线的地址/控制和数据通道是分离的;支持不对齐的数据传输;在突发传输中,只需要首地址;同时具有分离读/写数据通道;更加容易进行时序收敛。182024/7/23通道介绍AXI接口具有5个独立通道:写地址通道(Writeaddresschannel,AW);写数据通道(Writedatachannel,W);写响应通道(Writeresponsechannel,B);读地址通道(Readaddresschannel,AR);读数据通道(Readdatachannel,R);每个通道都是一个独立的AXI握手协议。192024/7/23READY/VALID握手机制每个通道都有一对VALID/READY信号发送方用VALID指示什么时候数据或控制信息是有效的;接收方用READY指示可以接收数据或控制信息。传输发生在VALID和READY信号同时为高的时候。通道之间的关系:各个通道都可以独立握手,相互之间的关系是灵活的;读数据必须总是跟在与其数据相关联的地址之后;写响应必须总是跟在与其相关联的写交易的最后出现。202024/7/23READY/VALID握手机制读交易中的握手之间的依赖关系写交易中的握手之间的依赖关系212024/7/23读交易过程222024/7/23写交易过程232024/7/23读猝发交易读猝发交易过程中典型信号的交互过程242024/7/23写猝发交易写猝发交易过程中典型信号的交互过程252024/7/23重叠猝发交易重叠猝发交易过程中典型信号的交互过程262024/7/23AXI互联AXI互联结构模型包括:直通模式只转换模式N-1互联模式1-N互联模式N-M互联模式272024/7/23互联模式直通模式只转换模式N-1互联模式1-N互联模式282024/7/23N-M互联模式共享写和读地址仲裁结构292024/7/23N-M互联模式稀疏互联写和读数据通道302024/7/23PartialReconfigurationinZynqBasedonmodulesBasedondiversities312024/7/23PartialReconfigurationinZynqWhatProblemsDoesItSolve?Systemcost,size,andpowerconstraints•MultiplexhardwarefunctionsEvolvingprotocolandindustrystandards•ReprogramabilityasstandardsevolveMissioncriticaluptime•UpdateontheflywhilesystemstillrunningLongdesignimplementationcycletimes•Acceleratedevelopmentwithfocusonreconfigurablepartition322024/7/23SomeTerminologyReconfigurablePartition(RP)ThephysicallocationofFPGAresourcesselectedforpartialreconfigurationStaticlogicEverythingbuttheRP(s)Thepartofthedesignthatdoesn’tchangeReconfigurableModule(RM)LogicthatlivesintheRP•Definedbyhardwareinterfacesandports•FunctionalvariantsforassociatedRP‒Differentprotocol,task,filter,etc.332024/7/23DesignFlowStructurethedesign•Separatefunctionsintohierarchicalblocks•Identifyfunctionstobemadeintopartitions•IdentifysetofsignalsthatwillbecomeRPinterface342024/7/23DesignFlow•Synthesize•Bottom-up•Static“top”andRMssynthesizedseperately352024/7/23DesignFlowAssemblestaticdesignwithRMvariants•RMsreplaceblackboxesinstatic“top”362024/7/23DesignFlowFloorplantheRPsandrunDRCs•Defineregionsandlogicresourcestobeincluded372024/7/23DesignFlowImplementation•Configurationsforstaticlogicandallreconfigurablemodules•Repeatforallmodules382024/7/23DesignFlowVerifyallconfigurations•Ensurethatstaticportionsmatchidentically392024/7/23DesignConsiderationsVivadostoresdesigndataincheckpoints•Savefulldesignasaconfigurationcheckpointforbitstreamcreation•RMscanalsobestoredastheirowncheckpoints•Savestatic-onlycheckpointtobereusedacrossmultipleconfigurations‒Routedstaticcheckpointcanremainopeninmemory ‒Resultsarelockedattheroutinglevel402024/7/23DesignConsiderations412024/7/23DesignConsiderationsPartitionPinsarejunctionsbetweenstaticandreconfiguredlogic•Interfacewirescanbebrokenatinterconnecttilesite•Anchormid-routebetweenstaticandreconfigurablelogic•Nooverheadatreconfigurablepartitioninterface422024/7/23DesignConsiderations432024/7/23NotEve

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论