开启能工巧匠之路-数字系统设计智慧树知到期末考试答案章节答案2024年青岛工学院_第1页
开启能工巧匠之路-数字系统设计智慧树知到期末考试答案章节答案2024年青岛工学院_第2页
开启能工巧匠之路-数字系统设计智慧树知到期末考试答案章节答案2024年青岛工学院_第3页
开启能工巧匠之路-数字系统设计智慧树知到期末考试答案章节答案2024年青岛工学院_第4页
免费预览已结束,剩余4页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

开启能工巧匠之路——数字系统设计智慧树知到期末考试答案+章节答案2024年青岛工学院EDA中,信号是描述硬件系统的基本数据对象,它的性质类似于连接线。()

答案:对进程必须位于_结构体_内部,变量必须定义于进程/包/子程序内部。()

答案:对VHDL语言和计算机语言完全相同。()

答案:错进程中的变量赋值语句,其变量更新是在进程的最后完成。()

答案:错复杂可编程逻辑器件(CPLD)都是由3部分组成的,即可编程逻辑块(构成CPLD的主体部分)、输入/输出(I/O)块和可编程互连资源(用于逻辑块之间以及逻辑块与输入/输出块之间的连接)。()

答案:对只要在组合逻辑电路中引入能够记忆电路状态的存储单元或延迟单元,例如触发器、锁存器等,就可以构成时序逻辑电路。()

答案:对VHDL中FOR语句属于并行语句。()

答案:错可编程逻辑阵列(PLA)是“与”阵列可以编程、“或”阵列固定。()

答案:错1_Digita1标识符合法。()

答案:错Moore状态机输出只依赖于器件的当前状态,与输入信号无关。()

答案:对VHDL的实体由实体声明部分和结构体组成。()

答案:对传统的系统硬件设计方法是采用自上而下(topdown)的设计方法,利用硬件描述语言(HDL)的硬件电路设计方法采用自下而上(bottomup)的设计方法。()

答案:错8digita1标识符合法吗。()

答案:错嵌套使用IF语句,其综合结果可实现双向控制电路。()

答案:错任何时序电路都以时钟为驱动信号,时序电路只是在时钟信号的边沿到来其状态才发生改变。()

答案:对综合可理解为,将软件描述与给定的硬件结构用电路网表文件表示的映射过程,并且这种映射关系是唯一的。()

答案:错在VHDL的端口声明语句中,用BUFFER声明端口为具有读功能的输出方向。()

答案:对VHDL中进程中的信号赋值语句,其信号更新是在进程的最后完成;。()

答案:对VHDL的客体,或称数据对象包括了常数、常量和信号。()

答案:错PAL器件的核心部分是由可编程的“与”逻辑阵列和固定的“或”逻辑阵列组成的。()

答案:对CLB是FPGA实现各种逻辑功能的基本单元。()

答案:对设D0为1,D1为1’,D2为’1,D3为0,“1111”是D3&2&DL&DO的运算结果。()

答案:错任何组合逻辑电路都可以由与门-或门两级电路构成。()

答案:对VHDL可以采用层次化的设计,一个高层的结构体中可以调用低层的实体。()

答案:对定义一个变量a,数据类型为4位位向量variablea;bityector(3downto0)。()

答案:对一个构造体可以使用几个子结构,即相对比较独立的几个模块来构成。VHDL语言可以有以下3种形式的子结构描述语句:()语句结构。

答案:BLOCK###PROCFSS###SUBPROGRAMSmoore状态机与mealy状态机的异同有()。

答案:Moore输出只是状态机当前状态的函数###Mealy输出为有限状态机当前值和输入值的函数VHDL程序的基本结构()。

答案:结构体###程序包###实体###库实体的端口模式用来说明数据、信号通过该端口的传输方向,端口模式有()。

答案:in###inout###out###bufferIF语句根据指定的条件来确定语句执行顺序,共有3种类型()。

答案:用于门阀控制的IF语句###用于多选择控制的IF语句###用于二选一控制的IF语句在VHDL中,可以用()表示数据或地址总线的名称。

答案:段名;门阵列的每个交叉点称为“单元”,单元的连接方式错误的是()。

答案:软线连接。软线连接是不固定的连接,可以变程改变。VHDL的实体声明部分用来指定设计单元的()

答案:均可以下关于状态机的描述中正确的是()

答案:与Moore型状态机相比,Mealy型的输出变化要领先一个时钟周期在EDA工具中,能完成在目标系统器件上布局布线软件称为()

答案:适配器在VHDL中用()来把特定的结构体关联一个确定的实体,为一个大型系统的设计提供管理和进行工程组织。

答案:配置下列语句中,属于并行语句的是()。

答案:进程语句下面不属于顺序语句的是()

答案:PROCESS语句;综合是EDA设计流程的关键步骤,在下面对综合的描述中,()是错误的。

答案:综合可理解为一种映射过程,并且这种映射关系是唯一的,即综合结果是唯一的。VHDL的设计实体可以被高层次的系统(),成为系统的一部分。

答案:调用在VHDL中,()的数据传输是不是立即发生的,目标信号的赋值需要一定的延时时间。

答案:信号;进程中的变量赋值语句,其变量更新是()。

答案:立即完成一个设计实体可以拥有一个或多个()

答案:结构体;下列语句中,不属于并行语句的是()

答案:CASE语句在VHDL的端口声明语句中,用()声明端口为双向方向。

答案:INOUT;下列标识符中,()是不合法的标识符。

答案:END下面关于CPLD和FPCA的特点,哪一项是错误的()。

答案:CPLD为非连续式布线,FPGA为连续式布线。在VHDL中,()不能将信息带出对它定义的当前设计单元。

答案:变量VHDL文本编辑中编译时出现如下的报错信息Error:Can'topenVHDL"WORK"其错误原因是()

答案:错将设计文件存入了根目录,并将其设定成工程;数据类型类属性描述语句只有一个属性’BASE,利用该属性可以返回原数据的()。

答案:数据类型在VHDL中,定义信号名时,可以用()符号为信号赋初值。

答案::=;在VHDL的端口声明语句中,用()声明端口为具有读功能的输出方向。

答案:BUFFER在VHDL中,16#FE#属于()文字。

答案:以数制基数表示的;传统的系统硬件设计方法是采用()的设计方法。利用硬件描述语言的硬件电路设计方法采用自上而下的设计方法.。

答案:自下而上下列EDA软件中,哪一个不具有逻辑综合功能:()。

答案:ModelSim在VHDL中,用语句()表示clock的下降沿。

答案:clock’EVENTANDclock=’0’在VHDL中,语句"FORIIN0TO7LOOP"定义循环次数为()次。

答案:8;关键字ARCHITECTURE定义的是()

答案:结构体;一个项目的输入输出端口是定义在()

答案:实体中;EDA中,ELSIF和ELSEIF没有区别。()

答案:错IF语句中的条件语句可以是任意表达式。()

答案:错EXIT语句用于结束LOOP语句。()

答案:对CASE语句的条件相互独立,不具有向上相“与“的功能。()

答案:对以下关于信号和变量的描述中正确的是()

答案:在进程中不能将变量列入敏感信号列表中###信号是描述硬件系统的基本数据对象,它的性质类似于连接线###除了没有方向说明以外,信号与实体的端口概念是一致的进程语句遇到ENDPROCESS立即结束运行。()

答案:错进程语句是一个无限循环的语句,有运行和挂起两种状态。()

答案:对进程语句属于并行语句。()

答案:对设计实体内部的数据传递需要通过赋值语句来完成。()

答案:对类属中的常量名由设计者确定,数据类型通常取INTEGER或TIME等类型,设定值即为常数名所代表的数值。()

答案:对端口模式IN表示为只读模式()

答案:对VHDL语句结构描述中方括号“[]”内的内容为可选内容。()

答案:对PORT语句称为端口说明,用于描述设计实体对外通信的输入/输出端口的数量、数据类型、端口模式等动态特性,一般是可以省略。()

答案:错下面哪种端口说明既可以做输入又可以做输出()。

答案:INOUT下面哪些属于实体的端口模式()。

答案:IN###OUT###INOUT###BUFFER构造体包括构造体说明和构造体功能描述两部分()

答案:对VHDL程序的基本结构仅包括实体和结构体()

答案:错一个设计实体只能对应一个构造体()

答案:错构造体功能描述是完成设计实体逻辑功能描述的语句()

答案:对设D0为‘0’,D1为‘0’,D2为‘1’,D3为‘0’,D0&D1&D2&D3的运算结果为()。

答案:0010VHDL语言中的IF语句是判断分支语句。()

答案:错VHDL语言中结构体的子结构之间是互相并行的。()

答案:对信号的属性函数也是函数类属性描述语句的一种。其可以得到信号的()。

答案:历史信息###功能信息###行为信息VHDL顺序描述语句分为().

答案:赋值语句VHDL语言中流程控制语句包含()。

答案:CASE###EXIT###IF实体相当于电路图中的一个器件符号。()

答案:对VHDL语言的运算符优先级相同。()

答案:错VHDL语言的数据类型包含()。

答案:位矢量###字符###布尔量VHDL描述语句分为顺序语句和()两大类.

答案:并行语句波形仿真需要把所有的输入输出端口都进行设置()

答案:错编译出现错误,需要将所有错误修改后再次进行编译,直至排除所有错误。()

答案:对工程名字最好和顶层实体名字一致。()

答案:对VHDL支持原理图输入()

答案:对本课程使用的是哪种软件()。

答案:QuartusⅡ波形文件命名应该和实体名字保持一致()

答案:对VHDLFile编译出现警告,必须把所有警告改正才能继续执行。()

答案:错VHDL设计必须先建工程后建立VHDLFile()

答案:错不同的设计项目最好放在不同的文件夹中,而同一工程的所有文件都必须放在同一文件夹中。()

答案:对波形仿真需要设置合适的仿真时间()

答案:对FPGA实现组合逻辑的基本结构像ASIC那样通过固定的“与非”门来完成。()

答案:错EPROM,紫外线擦除电可编程逻辑器件,其工作时用较高电压编程,用紫外线擦除,可编程几十次。()

答案:对下面哪个不属于简单PLD()。

答案:CPLDSRAM工艺的FPGA芯片断电后不会丢失内部逻辑配置。()

答案:错低密度PLD不包括()。

答案:FPGAGAL采用了电擦除、电可编程的E²CMOS工艺制作,可以用电信号擦除并反复编程上百次。()

答案:对PAL和SSI(Small-ScaleIntegration)、MSI(Middle-ScaleIntegration)通用标准器件相比没有哪个优点()。

答案:PAL器件采用熔丝工艺,一旦编程

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论