MOOC 数字电路-江苏理工学院 中国大学慕课答案_第1页
MOOC 数字电路-江苏理工学院 中国大学慕课答案_第2页
MOOC 数字电路-江苏理工学院 中国大学慕课答案_第3页
MOOC 数字电路-江苏理工学院 中国大学慕课答案_第4页
MOOC 数字电路-江苏理工学院 中国大学慕课答案_第5页
已阅读5页,还剩53页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOOC数字电路-江苏理工学院中国大学慕课答案基础知识-单元测验1、填空题:电路可分为模拟电路和()正确答案:【数字电路】2、填空题:数字电路的基本工作信号为()信号正确答案:【二值##%_YZPRLFH_%##2值##%_YZPRLFH_%##二进制##%_YZPRLFH_%##2进制】3、填空题:本课程由()电路和数字电路两大部分构成。正确答案:【脉冲】4、填空题:数字电路的分析和设计方法的数学基础是()正确答案:【布尔代数##%_YZPRLFH_%##逻辑代数】5、填空题:组合逻辑电路的基本单元是()正确答案:【门电路##%_YZPRLFH_%##逻辑门##%_YZPRLFH_%##门】数制-自测题1、问题:一位十六进制数可以用()位二进制数来表示。选项:A、1B、2C、3D、4正确答案:【4】2、问题:数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。()选项:A、正确B、错误正确答案:【正确】3、问题:八进制数(17)8比十进制数(17)10小。()选项:A、正确B、错误正确答案:【正确】4、填空题:10进制数255转换为二进制数为()正确答案:【11111111】5、填空题:16进制数E转换为10进制数为()正确答案:【14】码制-自测题1、问题:十进制数25用8421BCD码表示为()。选项:A、10101B、00100101C、100101D、10101正确答案:【00100101】2、问题:以下代码中为无权码的为()。选项:A、8421BCD码B、5421BCD码C、余三码D、格雷码正确答案:【余三码#格雷码】3、问题:8421码1001比0001大。()选项:A、正确B、错误正确答案:【错误】4、问题:格雷码具有任何相邻码只有一位码元不同的特性。()选项:A、正确B、错误正确答案:【正确】5、问题:当8421奇校验码在传送十进制数8时,在校验位上出现了1时,表明在传送过程中出现了错误。()选项:A、正确B、错误正确答案:【正确】逻辑运算-自测题1、问题:在何种输入情况下,“与非”运算的结果是逻辑0选项:A、全部输入是0B、任一输入是0C、仅一输入是0D、全部输入是1正确答案:【全部输入是1】2、问题:逻辑变量的取值,1比0大。()选项:A、正确B、错误正确答案:【错误】3、问题:异或函数与同或函数在逻辑上互为反函数。()选项:A、正确B、错误正确答案:【正确】4、问题:因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。()选项:A、正确B、错误正确答案:【错误】5、填空题:逻辑代数又称为代数。正确答案:【布尔】6、填空题:最基本的逻辑关系有、、三种。正确答案:【与或非##%_YZPRLFH_%##与、或、非】常用公式及逻辑运算法则-自测题1、问题:逻辑函数Y=AB'+((A+C)B)'+A'B'C'的反函数为Y'=(A'+B)(A'C'+B')'(A+B+C)选项:A、正确B、错误正确答案:【正确】2、问题:选项:A、正确B、错误正确答案:【错误】3、问题:交换律、分配律、结合律都是布尔代数里面的定律选项:A、正确B、错误正确答案:【正确】4、填空题:1+A=正确答案:【1】5、填空题:用摩根公式展开(A+B+C)'的结果为正确答案:【A'B'C'】逻辑函数的表示方法-自测题1、问题:以下为异或门的真值表是()选项:A、B、C、D、正确答案:【】2、问题:函数Y=AB+A'C',其与非-与非表达式为Y=()选项:A、Y=((AB)'(AC)')'B、Y=((A'B')'(A'C')')'C、Y=((A'B')'(AC)')'D、Y=((AB)'(A'C')')'正确答案:【Y=((AB)'(A'C')')'】3、问题:逻辑电路图的逻辑表达式为F=((AB)'+C')'选项:A、正确B、错误正确答案:【正确】4、填空题:根据真值表写出逻辑函数表达式正确答案:【A'BC+AB'C+ABC】5、填空题:逻辑函数的波形如图所示的表达式为,对应正确答案:【AB'C+ABC'+ABC】公式法化简逻辑函数-自测题1、问题:化简逻辑函数Y=A+B'C+B'D+BD'+BC'的结果为()选项:A、A+B'D+BC'+CD'B、A+B'C+CD'C、BC'+B'D+CD'D、A+B'D+CD'正确答案:【A+B'D+BC'+CD'】2、问题:逻辑函数Y=AB'+A'B+ABCD+A'B'CD的化简结果为()选项:A、AB+AB'+CDB、AB+A'B+CDC、ABCD+A'B'D、AB'+A'B+CD正确答案:【AB'+A'B+CD】3、问题:逻辑函数式Y=(AB)'+A'D+B'E的化简结果为A'+B选项:A、正确B、错误正确答案:【正确】4、问题:逻辑函数Y=A+A'B(A'+C'D)+A'B'CD'的化简结果为A+CD选项:A、正确B、错误正确答案:【错误】5、问题:逻辑函数Y=ABC+ABC'+A'B的化简结果为1选项:A、正确B、错误正确答案:【正确】卡诺图化简-自测题1、问题:三变量函数的任意一个最小项的相邻项由几个选项:A、1B、2C、3D、4正确答案:【3】2、问题:四变量最小项m2的相邻项有m0,m3,m6,m10选项:A、正确B、错误正确答案:【正确】3、问题:三变量最小项m2的相邻项有m1,m2,m3选项:A、正确B、错误正确答案:【错误】4、问题:最小项可以用M或m表示选项:A、正确B、错误正确答案:【错误】5、填空题:函数Y=ABC'+BC的最小项和的表达式是?正确答案:【m3+m6+m7】无关项-自测题1、问题:无关项包括()选项:A、约束项B、任意项C、最小项D、最大项正确答案:【约束项#任意项】2、问题:函数选项:A、正确B、错误正确答案:【正确】3、问题:具有无关项的卡诺图化简,无关项用×表示;在圈1时,可以认为它是1也可以认为它是0,原则是有利于得到最简结果选项:A、正确B、错误正确答案:【正确】第一章作业第一章单元测试1、问题:在计数体制中,进位制的两个基本要素是选项:A、基数和权B、数码和数值C、数码和位置D、进位制和非进位制正确答案:【基数和权】2、问题:(+1101)B的补码是选项:A、01101B、11101C、00011D、10011正确答案:【01101】3、问题:3变量的最小项最多有几个?选项:A、8B、6C、4D、5正确答案:【8】4、问题:逻辑函数化简的依据是相邻的最小项可以合并,并消去不同的因子,那么选项:A、两个最小项相邻,可以合并成一项,并消去一个因子B、三个最小项相邻,可以合并成一项,并消去两个因子C、四个最小项相邻,可以合并成一项,并消去三个因子D、上述描述都可以正确答案:【两个最小项相邻,可以合并成一项,并消去一个因子】5、问题:下列关于VHDL语言描述正确的是选项:A、VHDL语言的基本结构由库和程序包、实体、结构体组成B、在VHDL语言的基本结构中,实体可有可无C、在VHDL语言的基本结构中,实体名必须和结构体名保持一致D、在VHDL语言的基本结构中,结构体可有可无正确答案:【VHDL语言的基本结构由库和程序包、实体、结构体组成】6、问题:用8421BCD码表示的十进制数45,可以写成()。选项:A、45B、(101101)8421BCDC、(01000101)8421BCDD、(101101)2正确答案:【(01000101)8421BCD】7、问题:八位二进制数能表示十进制数的最大值是()。选项:A、255B、248C、192D、256正确答案:【255】8、问题:表示一位十进制数需要用()位二进制数选项:A、1B、2C、3D、4正确答案:【4】9、问题:以下说法正确的是()选项:A、逻辑变量的取值只有1种。B、函数化简得到的最简与或表达式是唯一的。C、当变量数确定后,函数最小项标准表达式是唯一的。D、实现一个确定的逻辑函数的电路是唯一的。正确答案:【当变量数确定后,函数最小项标准表达式是唯一的。】10、问题:在补码形式中,10010011等于下面哪个十进制数选项:A、-19B、+109C、+91D、-109正确答案:【-109】11、问题:二输入的与非门,使其输出为0的输入变量取值组合有()种。选项:A、1B、3C、4D、7正确答案:【1】12、问题:将十进制数23.25化为二进制数选项:A、11011.01B、10111.01C、11101.01D、11101.10正确答案:【10111.01】13、问题:0+A=选项:A、0B、AC、0AD、1正确答案:【A】14、问题:F(A,B,C)=AB+AC+BC的标准最小项表达式为F(A,B,C)=∑m()选项:A、F(A,B,C)=m(3,5,6,7)B、F(A,B,C)=∑(3,5,6,7)C、F(A,B,C)=∑m(3,5,6,7)D、F=∑m(3,5,6,7)正确答案:【F(A,B,C)=∑m(3,5,6,7)】15、问题:函数Y=AB+A'C',其与非-与非表达式为Y=()。选项:A、Y=((AB)'(AC)')'B、Y=((A'B')'(A'C')')'C、Y=((A'B')'(AC)')'D、Y=((AB)'(A'C')')'正确答案:【Y=((AB)'(A'C')')'】16、问题:L(A,B,C)=∑m(0,1,2,4)+∑d(5,6)的最简与或式为()选项:A、L(A,B,C)=B'+C'B、L(A,B,C)=B'C'C、L(A,B,C)=A'+C'D、L(A,B,C)=B'+C正确答案:【L(A,B,C)=B'+C'】17、问题:F(A,B,C,D)=AB'C+AC+A'BC+B'CD'的最简与或式为()选项:A、F(A,B,C,D)=A'C+B'C'+CDB、F(A,B,C,D)=AC+B'C'+CD'C、F(A,B,C,D)=AC+BC+CD'D、F(A,B,C,D)=AC+BC正确答案:【F(A,B,C,D)=AC+BC+CD'】18、问题:逻辑函数L(A,B,C)=AB+C'的卡诺图表示中,使L(A,B,C)=1的方格有()个。选项:A、4B、5C、6D、7正确答案:【5】19、问题:逻辑函数F=A⊕(AB),使F=0的A和B取值有()种。选项:A、1B、2C、3D、4正确答案:【3】20、问题:若将一个TTL异或门(输入端为A、B)当作非门使用,则:A或B中有一个接1选项:A、正确B、错误正确答案:【正确】21、问题:逻辑函数F(A,B,C)=AB+A'C+B'C与逻辑函数G(A,B,C)=AB+C相等。选项:A、正确B、错误正确答案:【正确】22、问题:选项:A、正确B、错误正确答案:【错误】23、问题:若A+B=A+C,则B=C选项:A、正确B、错误正确答案:【错误】24、问题:若已知xy+yz+zx=xy+z,则判断等式(x+y)(y+z)(z+x)=(x+y)z是否成立,最简单方法是用对偶法则选项:A、正确B、错误正确答案:【正确】25、问题:十进制数字系统是一个有10个数码的有权系统。选项:A、正确B、错误正确答案:【正确】26、问题:在二进制数的运算中,1+1=2选项:A、正确B、错误正确答案:【错误】27、问题:在有符号数中,最右边的位是符号位。选项:A、正确B、错误正确答案:【错误】28、问题:与门只能有两个输入端。选项:A、正确B、错误正确答案:【错误】29、问题:如果异或门的输入不同,那么输出为0选项:A、正确B、错误正确答案:【错误】30、问题:交换律、结合律、分配律都是布尔代数中的定律。选项:A、正确B、错误正确答案:【正确】31、问题:当一个逻辑变量乘以它的反码时,结果就等于此逻辑变量。选项:A、正确B、错误正确答案:【错误】32、问题:一个4变量的最小项有4个与其逻辑相邻的最小项。选项:A、正确B、错误正确答案:【正确】33、问题:所有最小项之和为0选项:A、正确B、错误正确答案:【错误】34、问题:在四变量卡诺图化简中,一个仅含有2变量的与项是由4个相邻的小方格组产生。选项:A、正确B、错误正确答案:【正确】自测题1、问题:TTL集成电路电源电压通常是选项:A、10VB、5VC、3-18VD、15V正确答案:【5V】2、问题:TTL与非门多余输入端的处理方法有选项:A、并接B、悬空C、接逻辑1D、接逻辑0正确答案:【并接#悬空#接逻辑1】自测题1、问题:CMOS门电路与TTL门电路比较,CMOS的主要优点是——,TTL的主要优点是——选项:A、低功耗,速度慢B、功耗高,速度快C、低功耗,速度快D、低功高,速度慢正确答案:【低功耗,速度快】2、问题:TTL门电路和CMOS门电路在功能相同的情况下可以互换选项:A、正确B、错误正确答案:【错误】第二章作业第二章单元测验1、问题:在正逻辑系统中,对TTL电路而言,以下各种输入中()相当于输入逻辑“0”。选项:A、悬空B、通过电阻2.7kΩ接电源C、通过电阻100kΩ接地D、通过电阻100Ω接地E、直接接地正确答案:【通过电阻100Ω接地#直接接地】2、问题:以下电路中不可以实现“线与”功能的是()。选项:A、TTL与非门B、TTL集电极开路门(OC)C、CMOS漏极开路门(OD)D、以上都不对正确答案:【TTL与非门】3、问题:三极管作为开关时工作区域是()。选项:A、饱和区+放大区B、放大区+截止区C、击穿区+饱和区D、饱和区+截止区正确答案:【饱和区+截止区】4、问题:由集电极开路门的逻辑电路如图所示,则它所完成的逻辑功能是F=()。选项:A、A⊕BB、(A⊕B)'C、A'B'+ABD、((A'B')'(AB)')'E、(A'B')'(AB)'F、(A'B')'+(AB)'正确答案:【A⊕B#(A'B')'(AB)'】5、问题:TTL与非门扇出系数的大小反映了与非门()能力的大小。选项:A、抗干扰B、带负载C、工作速度D、损耗正确答案:【带负载】6、问题:制作一个用于手表电池供电的数字电路,宜采用()型器件。选项:A、TTLB、ECLC、CMOSD、以上都不对正确答案:【CMOS】7、问题:三态门输出高阻状态时,()是正确的说法。选项:A、相当于输出电压为0VB、相当于输出端悬空C、输出电压不高不低D、相当于输出电压为高电平正确答案:【相当于输出端悬空】8、问题:以下电路中常用于总线应用的有()。选项:A、TS门B、OC门C、OD门D、TG门正确答案:【TS门】9、问题:对于TTL与非门闲置输入端的处理,不可以()。选项:A、接电源B、通过电阻3kΩ接电源C、接地D、与有用输入端并联正确答案:【接地】10、问题:某TTL非门的主要参数为IIH=20μA;IIL=1.4mA;IOH=400μA;IOL=14mA,可带同样的门的个数为(ꢀꢀꢀ)。选项:A、20B、200C、10D、100正确答案:【10】11、问题:某集成电路芯片,查手册知其最大输出低电平VOL(max)=0.5V,最大输入低电平VIL(max)=0.8V,最小输出高电平VOH(min)=2.7V,最小输入高电平VIH(min)=2.0V,则其低电平噪声容限VNL=(ꢀ)。选项:A、1.2VB、0.3VC、1.3VD、0.7V正确答案:【0.3V】12、问题:要使TTL与门工作开门状态,可使输入端对地外接电阻RI()选项:A、>RONB、<ROFFC、ROFF<RI<ROND、>ROFF正确答案:【>RON】13、问题:试用74系列门电路驱动发光二极管的电路,设发光二极管的导通电流为8mA,试问如下电路中哪一个合理()选项:A、B、C、D、正确答案:【】14、问题:下列表示中规模集成电路的缩写为选项:A、MSIB、SSIC、LSID、VLSI正确答案:【MSI】15、问题:和TTL电路比较,CMOS电路具有功耗低、工作速度慢的特点。选项:A、正确B、错误正确答案:【正确】16、问题:集电极开路的OC门在正常工作时,需要外接上拉电阻和电源。选项:A、正确B、错误正确答案:【正确】17、问题:TTL与非门的多余输入端可以接高电平。选项:A、正确B、错误正确答案:【正确】18、问题:为防止干扰,增加工作的稳定性,CMOS与非门多余端一般应悬空。选项:A、正确B、错误正确答案:【错误】19、问题:除三态门、OC、OD门之外,其他的门电路的输出端允许并联使用。选项:A、正确B、错误正确答案:【错误】20、问题:普通的TTL门电路是不能直接实现“线与”的。选项:A、正确B、错误正确答案:【正确】21、问题:在正逻辑规定中分别用高电平和低电平表示逻辑0和逻辑1。选项:A、正确B、错误正确答案:【错误】22、问题:CMOS反相器是由NMOS管和PMOS管组成的互补电路。选项:A、正确B、错误正确答案:【正确】23、问题:CMOS门电路可以带同类门的数量比TTL门的要多,因此,CMOS门电路的带负载能力比TTL门电路的带负载能力强。选项:A、正确B、错误正确答案:【错误】24、问题:门电路的噪声容限是衡量其抗干扰能力的重要参数,噪声容限越大说明该门的抗干扰能力越小。选项:A、正确B、错误正确答案:【错误】25、问题:一般我们用OC门或者OD门来实现“线与”。选项:A、正确B、错误正确答案:【正确】26、问题:当TTL与非门的输入端悬空时相当于输入为逻辑1。选项:A、正确B、错误正确答案:【正确】27、问题:普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。选项:A、正确B、错误正确答案:【正确】28、问题:两输入端四与非门器件74LS00与74HC00的逻辑功能完全相同。选项:A、正确B、错误正确答案:【正确】29、问题:CMOS或非门与TTL或非门的逻辑功能完全不同。选项:A、正确B、错误正确答案:【错误】30、问题:三态门的三种状态分别为:高电平、低电平、不高不低的电压。选项:A、正确B、错误正确答案:【错误】31、问题:TTL集电极开路门输出为1时,通过外接电源和上拉电阻提供高电平输出电流。选项:A、正确B、错误正确答案:【正确】32、问题:一般TTL门电路的输出端可以直接相连,实现线与。选项:A、正确B、错误正确答案:【错误】33、问题:CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。选项:A、正确B、错误正确答案:【正确】34、问题:TTLOC门(集电极开路门)的输出端可以直接相连,实现线或。选项:A、正确B、错误正确答案:【错误】35、问题:门电路的负载能力就是代表门电路的输出电流的大小。选项:A、正确B、错误正确答案:【正确】36、问题:门电路的负载能力通常取决于灌电流的大小。选项:A、正确B、错误正确答案:【正确】37、问题:SSI是超大规模集成电路(SuperScaleIntegration)的缩写。选项:A、正确B、错误正确答案:【错误】自测题1、问题:组合逻辑电路的输出选项:A、取决于电路原来的状态B、只与输入有关,与电路原来的状态无关C、与输入和原来的状态都有关系D、与输入无关正确答案:【只与输入有关,与电路原来的状态无关】2、问题:组合逻辑电路的基本组成单元是选项:A、门电路B、触发器C、加法器D、选择器正确答案:【门电路】加法器、比较器1、问题:加法器有半加器和全加器之分。半加的本质是选项:A、两个一位二进制数相加,是两输入两输出的逻辑电路B、两个两位二进制数相加,是两输入两输出的逻辑电路C、两个一位二进制数相加,是两输入三输出的逻辑电路D、三个一位二进制数相加,是三输入两输出的逻辑电路正确答案:【两个一位二进制数相加,是两输入两输出的逻辑电路】2、问题:全加的本质是选项:A、两个一位二进制数相加,是三输入两输出的逻辑电路B、三个一位二进制数相加,是三输入两输出的逻辑电路C、三个一位二进制数相加,是三输入三输出的逻辑电路D、四个一位二进制数相加,是三输入两输出的逻辑电路正确答案:【三个一位二进制数相加,是三输入两输出的逻辑电路】3、问题:比较器在结构上的特点是选项:A、三输入,三输出的逻辑电路B、两输入,三输出的逻辑电路C、多输入,三输出的逻辑电路D、两输入,两输出的逻辑电路正确答案:【多输入,三输出的逻辑电路】4、问题:集成比较器7485,当A=B时,输出端Y(A〉B),Y(A《B),Y(A=B)分别是?选项:A、0,0,1B、1,0,0C、0,1,0D、此时输出端与接联输入端一致。正确答案:【此时输出端与接联输入端一致。】5、问题:加法器是用来完成两个二进制数相加的逻辑电路选项:A、正确B、错误正确答案:【正确】编码器、译码器1、问题:下列关于编码器叙述正确的是选项:A、编码器是把输入信号转换成特定代码的逻辑电路,有普通编码器和优先编码器两类。在普通编码器中,任何时刻只允许有一个输入信号有效,而优先编码器允许两个以上输入信号同时有效。输入信号可以是低电平有效,也可以是高电平有效,输出代码可以是原码输出,也可以是反码输出。B、编码器是把输入信号转换成特定代码的逻辑电路,有普通编码器和优先编码器两类。在普通编码器中,只允许有一个或多个输入信号同时有效,而优先编码器只允许一个输入信号有效。输入信号可以使低电平有效,也可以是高电平有效,输出代码可以是原码输出,也可以是反码输出。C、编码器是把输入代码转换成输出信号的逻辑电路,有普通编码器和优先编码器两类。D、编码器是把输入信号转换成特定代码的逻辑电路。输入信号只能是低电平有效,输出代码只能是原码。正确答案:【编码器是把输入信号转换成特定代码的逻辑电路,有普通编码器和优先编码器两类。在普通编码器中,任何时刻只允许有一个输入信号有效,而优先编码器允许两个以上输入信号同时有效。输入信号可以是低电平有效,也可以是高电平有效,输出代码可以是原码输出,也可以是反码输出。】2、问题:下列有关译码器叙述正确的是选项:A、译码器是把输入信号转换成输出代码的逻辑电路,其工作过程是编码的逆过程。有二进制译码器、BCD译码器和七段显示译码器。译码器可以实现地址译码。B、译码器是把输入代码转换成输出信号的逻辑电路,其工作过程是编码的逆过程。有二进制译码器、BCD译码器和七段显示译码器。译码器可以实现地址译码;译码器附加SSI门电路可以实现组合逻辑函数等等,它是计算机及其它数字系统中使用最广泛的一种多输入多输出逻辑器件。C、译码器是把输入代码转换成输出信号的逻辑电路。例如:当代码输入为101时,输出端Y5有效,也就是Y5=1,其它输出端都为0D、译码器是把输入代码转换成输出信号的逻辑电路。例如:当代码输入为101时,输出端Y5有效,也就是Y5=0,其它输出端都为1正确答案:【译码器是把输入代码转换成输出信号的逻辑电路,其工作过程是编码的逆过程。有二进制译码器、BCD译码器和七段显示译码器。译码器可以实现地址译码;译码器附加SSI门电路可以实现组合逻辑函数等等,它是计算机及其它数字系统中使用最广泛的一种多输入多输出逻辑器件。】组合逻辑器件的综合应用1、问题:由门电路构成的组合逻辑电路的分析方法,一般采用如下步骤选项:A、由逻辑图列出真值表,并分析其逻辑功能。B、由逻辑功能列出真值表,写出表达式、画出逻辑图。C、由逻辑图并分析其逻辑功能,然后写出对应的表达式,最后列出真值表。D、由逻辑图写出对应的表达式,列出真值表,分析其逻辑功能。正确答案:【由逻辑图写出对应的表达式,列出真值表,分析其逻辑功能。】2、问题:门电路构成的组合逻辑电路设计的一般步骤是选项:A、逻辑抽象,列出真值表,写出表达式、画出逻辑图。B、写表达式,列真值表,画逻辑图C、画逻辑图,写表达式,列真值表D、画逻辑图,列真值表,写表达式正确答案:【逻辑抽象,列出真值表,写出表达式、画出逻辑图。】3、问题:译码器和选择器都可以实现组合逻辑函数,对于多输出的逻辑函数选项:A、译码器实现函数比选择器简单B、选择器实现函数比译码器简单C、选择器实现函数和译码器一样复杂D、以上答案都不对正确答案:【译码器实现函数比选择器简单】4、问题:可以用于数据分配的逻辑器件是选项:A、加法器B、比较器C、数据选择器D、译码器正确答案:【译码器】5、问题:常用于多路数据传输,并行码转换成串行码等的逻辑器件是选项:A、译码器B、分配器C、数据选择器D、编码器正确答案:【数据选择器】6、问题:为了增加器件使用的灵活性,多数MSI器件都设置了控制端(使能端),控制端既可以控制电路的工作状态,又可以作为输出信号的选通信号,还可以实现器件的扩展,合理运用这些控制端,不仅能使器件完成本身的逻辑功能,还可以用这些器件实现其他功能的组合逻辑电路,最大限度地发挥器件的潜力。选项:A、正确B、错误正确答案:【正确】7、问题:组合逻辑电路的特点是电路的输出仅与该时刻的输入有关,而与电路原来的状态无关。组合逻辑电路中没有反馈回路,不含存储元件,其基本组成单元是门电路。选项:A、正确B、错误正确答案:【正确】8、问题:加法器是用来完成两个二进制数相加的逻辑电路,是数字系统中不可缺少的组成单元。当某一逻辑函数的输出等于输入变量所表示的数加上另一常数或一组代码时,用加法器实现是十分方便的。选项:A、正确B、错误正确答案:【正确】第三章作业第三章单元测试1、问题:两个n位二进制数A和B进行比较的结果有三种,它们是选项:A、AB,AB,A=BB、A=1,B=1C、A=0,B=1D、A=1,B=0正确答案:【AB,AB,A=B】2、问题:已知逻辑电路所示:该电路的功能是()选项:A、比较器B、全加器C、编码器D、都不是正确答案:【全加器】3、问题:74LS283是4位二进制加法器,输入信号连接如图所示选项:A、则输出端S3S2S1S0=0000,进位输出端CO=1B、则输出端S3S2S1S0=0010,进位输出端CO=1C、则输出端S3S2S1S0=1000,进位输出端CO=0D、则输出端S3S2S1S0=1111,进位输出端CO=0正确答案:【则输出端S3S2S1S0=1111,进位输出端CO=0】4、问题:选项:A、三变量输入的与或非运算B、三变量输入的异或运算C、三变量输入的与非门运算D、三变量输入的或非门运算正确答案:【三变量输入的与非门运算】5、问题:选项:A、4线-16线译码器B、3线-8线译码器C、16线-4线编码器D、8线-3线编码器正确答案:【4线-16线译码器】6、问题:选项:A、输入低电平有效的4-2编码器B、输出低电平有效的2-4译码器C、输出高电平有效的2-4译码器D、输入高电平有效的4-2编码器正确答案:【输出低电平有效的2-4译码器】7、问题:选项:A、四选一数据选择器B、四路数据分配器C、4-16译码器D、都不对正确答案:【四选一数据选择器】8、问题:已知电路如图所示,其输出表达式是选项:A、B、C、D、都不对正确答案:【】9、问题:已知电路如图所示,其输出表达式是选项:A、B、C、D、正确答案:【】10、问题:代码如下Entitynot_aisPort(a:inbit;y:outbit);Endnot_a;选项:A、这段代码是实体描述代码,其中实体名是not_a,输入a,输出yB、这段代码是结构体描述代码,其中结构体名是not_a,输入a,输出yC、这段代码是库和程序包,其中实体名是not_a,输入a,输出yD、都不对正确答案:【这段代码是实体描述代码,其中实体名是not_a,输入a,输出y】11、问题:选项:A、比较器B、半加器C、编码器D、译码器正确答案:【比较器】12、问题:选项:A、B、C、D、正确答案:【】13、问题:选项:A、F(A,B,C)=Σm(3,5,6)B、F(A,B,C)=Σm(0,1,2,4,7)C、F(A,B,C)=AB+AC+BCD、F(A,B,C)=A'B'C+AB'C'+ABC'正确答案:【F(A,B,C)=Σm(3,5,6)】14、问题:ENTITYDECODER_38ISPORT(E:INSTD_LOGIC;A:INSTD_LOGIC_VECTOR(2DOWNTO0);Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7:OUTSTD_LOGIC);END;以上这段程序所表示的实体图为:()选项:A、B、C、D、正确答案:【】15、问题:在逻辑函数的多种表达式中,最小项和的表达式(或称标准与或表达式)是唯一的。选项:A、正确B、错误正确答案:【正确】16、问题:组合逻辑电路的基本组成单元是与非门电路。()选项:A、正确B、错误正确答案:【错误】17、问题:半加的本质是完成2个一位二进制数相加,半加器是2输入2输出的逻辑电路。()选项:A、正确B、错误正确答案:【正确】18、问题:数据选择器可以把并行码输入转换成串行码输出。()选项:A、正确B、错误正确答案:【正确】19、问题:译码器可以把输入代码转换成相应的输出信号。()选项:A、正确B、错误正确答案:【正确】20、问题:编码器可以把输入信号转换成相应的输出代码。()选项:A、正确B、错误正确答案:【正确】21、问题:输入高电平有效的编码器,输入有效的含义是指=1。()选项:A、正确B、错误正确答案:【正确】22、问题:输出低电平有效的译码器,输出选项:有效的含义是=1。()A、正确B、错误正确答案:【错误】23、问题:译码器、数据比较器都可以实现其它功能的逻辑电路。()选项:A、正确B、错误正确答案:【错误】24、问题:编码器可以实现数据分配。选项:A、正确B、错误正确答案:【错误】25、问题:组合逻辑电路的基本组成单元是与非门电路。选项:A、正确B、错误正确答案:【错误】26、问题:全加器的本质是完成三个一位二进制数的相加,是一个3输入3输出的逻辑电路。选项:A、正确B、错误正确答案:【错误】27、问题:数据选择器的使能信号无效时,选择器的输出端是高阻抗。选项:A、正确B、错误正确答案:【错误】28、问题:把输入代码转换成相应输出信号的逻辑电路是编码器。选项:A、正确B、错误正确答案:【错误】29、问题:把输入信号转换成相应代码输出的逻辑电路是译码器选项:A、正确B、错误正确答案:【错误】30、问题:译码器可以当作数据分配器使用选项:A、正确B、错误正确答案:【正确】31、问题:选项:A、正确B、错误正确答案:【正确】32、问题:选项:A、正确B、错误正确答案:【正确】33、问题:说明上图的接法正确还是错误。选项:A、正确B、错误正确答案:【错误】34、问题:试用2个4位数值比较器组成三个数的判断电路。要求能够判断三个4位二进制数(A,B,C)是否相等,A是否最大,A是否最小,分别给出三个数相等、A最大、A最小的输出信号。其逻辑功能可以用图5实现,其中F1表示A最大F2表示A=B=C,F3表示A最小。选项:A、正确B、错误正确答案:【错误】第四章课后作业第四章单元测试1、问题:要使JK触发器的状态由0转为1,所加激励信号JK应为()选项:A、0×B、1×C、×1D、×0正确答案:【1×】2、问题:下图中触发器均为边沿触发结构,且初始状态均为0,则电路在一系列CP信号作用下Q1、Q2、Q3端输出电压波形正确的是()选项:A、B、C、D、正确答案:【】3、问题:在下图中,假设触发器的初态均为0,则Q的波形图为。选项:A、B、C、D、正确答案:【】4、问题:在一定的条件下,JK触发器和D触发器可以相互转换。选项:A、正确B、错误正确答案:【正确】5、问题:电平触发的触发器有空翻现象,脉冲触发的触发器可以克服空翻,但是脉冲触发器的JK触发器仍有一次翻转现象,所以在时序电路设计时常采用边沿触发的触发器。选项:A、正确B、错误正确答案:【正确】6、问题:触发器和门电路一样具有记忆功能。选项:A、正确B、错误正确答案:【错误】7、问题:JK触发器都是下降沿触发的,D触发器都是上升沿触发的,所以统称边沿触发器。选项:A、正确B、错误正确答案:【错误】8、问题:在RS,JK,D和T触发器中,只有RS触发器存在输入信号约束条件。选项:A、正确B、错误正确答案:【正确】9、问题:边沿JK触发器存在一次翻转现象。选项:A、正确B、错误正确答案:【错误】10、问题:对于边沿JK触发器,在CP为高电平期间,J=K=1时,状态会翻转一次。选项:A、正确B、错误正确答案:【错误】第五章作业第五章单元测试1、问题:4位移位寄存器构成扭环计数器时,其模值为()选项:A、16B、12C、8D、4正确答案:【8】2、问题:下图所示电路中,不能实现Q*=Q′的是()。选项:A、B、C、D、正确答案:【】3、问题:电路如下图所示,若输入CP脉冲的频率为20KHz,则输出Z的频率是()选项:A、5KHzB、10KHzC、40KHzD、80KHz正确答案:【5KHz】4、问题:一个5位二进制加法计数器,由00000状态开始,按自然二进制码的顺序加计数,问经过75个脉冲之后,此计数器的状态为()。选项:A、01011B、11010C、11111D、10011正确答案:【01011】5、问题:下列电路,不属于时序电路的是()。选项:A、数据选择器B、触发器C、顺序脉冲发生器D、移位寄存器正确答案:【数据选择器】6、问题:使74194实现左移,则方式控制端S1S0=()。选项:A、00B、01C、10D、11正确答案:【10】7、问题:用74161实现12进制计数器,采用清零法实现,则外部EP、ET、LD’的接法为()选项:A、EP=0、ET=1、LD’=1B、EP=1、ET=0、LD’=1C、EP=1、ET=1、LD’=0D、EP=1、ET=1、LD’=1正确答案:【EP=1、ET=1、LD’=1】8、问题:·用74161实现7进制计数器,采用清零法实现,则反馈函数RD’的接法为()选项:A、RD’=(Q3Q2Q1)’B、RD’=(Q2Q1Q0)’C、RD’=Q2Q1Q0D、RD’=(Q2Q1)’正确答案:【RD’=(Q2Q1Q0)’】9、问题:用74160实现75进制计数器,采用置数法实现,D3D2D1D0接则0000,则反馈函数LD’的接法为()选项:A、LD’=Q6Q5Q4Q2Q0B、LD’=Q6Q5Q4Q2C、LD’=(Q6Q5Q4Q2Q0)’D、LD’=(Q6Q5Q4Q2)’正确答案:【LD’=(Q6Q5Q4Q2)’】10、问题:用74290实现63进制计数器,采用清零法实现,S91S92接00,则反馈函数R01R02的接法为()选项:A、R01R02=Q6Q4Q1Q0B、R01R02=(Q5Q4Q1Q01)’C、R01R02=(Q5Q4Q1)’D、R01R02=Q6Q5Q1Q0正确答案:【R01R02=Q6Q5Q1Q0】11、问题:电路如图所示,其状态转移图的图例为,置数成功后的现态为S0,后续状态依次为S1、S2、S3…,其中状态S3的具体取值为()。选项:A、100B、110C、101D、011正确答案:【100】12、问题:在一定的条件下,JK触发器和D触发器可以相互转换。选项:A、正确B、错误正确答案:【正确】13、问题:电平触发的触发器有空翻现象,脉冲触发的触发器可以克服空翻,但是脉冲触发器的JK触发器仍有一次翻转现象,所以在时序电路设计时常采用边沿触发的触发器。选项:A、正确B、错误正确答案:【正确】14、问题:门电路和触发器一样具有记忆功能。选项:A、正确B、错误正确答案:【错误】15、问题:编码器、译码器、计数器、移位寄存器都是时序逻辑电路。选项:A、正确B、错误正确答案:【错误】16、问题:时序逻辑电路通常由组合逻辑电路和具有记忆功能的触发器两部分组成。选项:A、正确B、错误正确答案:【正确】17、问题:同步计数器是指电路中各个触发器都接受同一时钟脉冲控制。选项:A、正确B、错误正确答案:【正确】18、问题:集成移位寄存器仅有左移、右移功能。选项:A、正确B、错误正确答案:【错误】19、问题:移位寄存器的主要功能是存放数码并使数码移位。选项:A、正确B、错误正确答案:【正确】20、问题:双向移位寄存器的移动方向与其输出方式有关。选项:A、正确B、错误正确答案:【错误】21、问题:二进制加计数器具有分频作用,二进制减计数器也具有分频作用。选项:A、正确B、错误正确答案:【正确】22、问题:常用于产生单脉冲的电路是基本RS触发器。选项:A、正确B、错误正确答案:【正确】23、问题:JK触发器都是下降沿触发的,D触发器都是上升沿触发的,所以统称边沿触发器。选项:A、正确B、错误正确答案:【错误】24、问题:由触发器构成的15进制计数器,最少需要4个触发器构成。选项:A、正确B、错误正确答案:【正确】25、问题:有外部输入信号的时序电路是米勒型的同步时序电路。选项:A、正确B、错误正确答案:【错误】26、问题:时序电路的自启动特性是指无效状态在有限个CP脉冲作用下能进入有效循环的特性。选项:A、正确B、错误正确答案:【正确】27、问题:集成计数器74161与74160的区别是前者是同步16进制计数器,后者是异步16进制计数器。选项:A、正确B、错误正确答案:【错误】28、问题:集成计数器74161与74160的清零信号都是异步清零。选项:A、正确B、错误正确答案:【正确】29、问题:74290是二—五—十进制计数器,有异步清零和同步置9功能。选项:A、正确B、错误正确答案:【错误】30、问题:N位移位寄存器可以构成2N进制环形计数器,N进制扭环形计数器。选项:A、正确B、错误正确答案:【错误】31、问题:由两个74160及少量门电路可以构成二进制编码的100进制以内的任意进制计数器。选项:A、正确B、错误正确答案:【错误】32、填空题:四位二进制加法计数器,其输出端为Q3Q2Q1Q0。则Q2端的输出脉冲为计数脉冲的()分频。注意:答案中的数字一律用0~9表示,后续不再说明。正确答案:【8】33、填空题:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论