


下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
可编程逻辑器件及应用智慧树知到期末考试答案2024年可编程逻辑器件及应用某同学为了完成四个8位数据a0、a1、a2和a3的加法,采用了如下三种方法实现:①assignsum=a0+a1+a2+a3;②assignsum=(a0+a1)+(a2+a3);③assignsum=a0+(a1+a2)+a3;这两种描述方法中,性能更好的是()
A:一样好B:第三种方法C:第二种方法D:第一种方法答案:第二种方法若P、R、Q都是位宽为4的输入变量,下面表达形式正确的是()
A:input[3:0]P,[3:0]Q,[3:0]R;B:inputP,Q,R[3:0];C:input[3:0]P,Q,R;D:inputP[3:0],Q,R;答案:input[3:0]P,Q,R;在VerilogHDL中,有如下变量声明语句:reg[0:3]always;下列说法错误的是()
A:变量类型为寄存器类型,只能使用在时序逻辑电路的赋值中B:位宽不同的变量应该在不同的语句行中声明C:不能使用always关键字定义变量名D:位宽定义的顺序[0:3]是错的,应该定义为[3:0]答案:变量类型为寄存器类型,只能使用在时序逻辑电路的赋值中在一下表达式中,正确的是()
A:&4’b1101=1’b1B:~4’b1100=1’b1C:4’b1010&4’b1101=1’b1D:!4’b1010||!4’b0000=1’b1答案:!4’b1010;!4’b0000=1’b1下面对原理图输入设计方法进行数字电路系统设计,说法不正确的是()
A:原理图输入设计方法也可进行层次化设计B:原理图输入设计方法一般也采用自底向上的设计实现C:原理图输入设计方法无法对电路进行功能描述D:原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计答案:原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计关于查找表(Look-uptable,LUT)的原理和结构,下列说法正确的是()
A:一般的,基于查找表结构的可编程逻辑器件属于非易失性器件B:基于查找表的电路只能实现组合逻辑电路的功能C:当前的CPLD大多数采用查找表结构D:查找表本质上是一类存储器答案:查找表本质上是一类存储器某VerilogHDL的程序部分如下:always@(posedgeclk)if(!rst)q<=0;elseq<=q+1;若上电时rst为1,经过20个时间单位rst变为0,再经过20个时间单位rst恢复为1,则变量q被初始化为0的时刻是()
A:上电时(0时刻)B:无法确定C:第20个时间单位D:第40个时间单位答案:无法确定在VerilogHDL的相关运算中,若变量A=8’b1101_0011,B=8’b1_0000_0000,则表达式“A&&B”的结果是()
A:1’b1B:8’b1000_0000C:8’b0000_0000D:1’b0答案:1’b0某VerilogHDL的定时器程序部分如下::reg[9:0]count;always@(posedgeclkornegedgerst)if(!rst)count<=0;elseif(count==999)count<=0;elsecount<=count+1;assigntimeup=(count==999);若系统时钟频率为50MHz,则timeup变为高电平的时间间隔是()
A:19980nsB:20msC:20nsD:20us答案:20us关于VerilogHDL中的运算符优先级别,下列说法正确的是()
A:逻辑与“&&”和逻辑非“!”运算符属于同一优先级B:说法都是错误的C:项逻辑与“&&”运算符的优先级别最低D:逻辑非“!”运算符的级别最高答案:逻辑非“!”运算符的级别最高某VerilogHDL的程序部分如下:wire[3:0]addr;assignaddr=-3;则变量addr被赋值后的值为()
A:4’b1101B:4’bxx11C:4’b0011D:4’bzz11答案:4’b1101资源共享设计是一种电路优化设计方法,下列对资源共享描述正确的是()
A:资源共享是一种面积优化方法,可能会有速度优化效果B:资源共享是一种面积优化方法,一定不会有速度优化效果C:资源共享是一种速度优化方法,一定不会有面积优化效果D:资源共享是一种速度优化方法,可能会有面积优化效果答案:资源共享是一种面积优化方法,可能会有速度优化效果利用VerilogHDL设计了一个八位的计数器模块,然后将计数器的输出连接到一个八位的DAC;假设该DAC的模拟参考量为电压10V,则当计数器输出为8’b10010100时,DAC的输出电压为()
A:1.48VB:563VC:5.78VD:5.00V答案:5.78V在某VerilogHDL模块中定义了如下函数:function[2:0]my_function;input[3:0]a,b;beginif(a>b)my_function=2’b01;elseif(a<b)my_function=2’b10;elsemy_function=2’b00;endendfunction若模块中对函数进行了调用,令c=my_function(4’b1010,4’b1100),则变量c的值为()
A:2’b11B:2’b01C:2’b10D:2’b00答案:2’b10若A=4’b0000,B=4’b0101,C=4’b0011,D=4’b0000,则下列运算结果为0的是()
A:A||CB:B||CC:A||DD:A||B答案:A||D请指出AlteraCycloneⅣ系列中的EP4CE6F17C8这个器件属于()
A:ARMB:FPGAC:CPUD:CPLD答案:FPGA在VerilogHDL中,声明某个变量,下列变量的取名合法的是()
A:MYcountB:00countC:&countD:_MY_count答案:_MY_count某VerilogHDL的程序部分如下:reg[3:0]temp;always@(posedgeclkornegedgerst)if(!rst)temp=31;则经过复位信号的初始化之后,temp的值为()
A:31B:5’b11111C:4’d31D:4’b1111答案:4’b1111某测试平台的程序部分如下:regclk;alwaysbegin#5clk=0;#10clk=~clk;end则变量clk的波形说法正确的是()
A:clk一直为高电平1B:clk的周期为20个时间单位C:clk的周期为15个时间单位D:clk一直为低电平0答案:clk的周期为15个时间单位某VerilogHDL的程序部分如下:reg[2:0]i;reg[4:0]num;always@(posedgeclk)beginnum=0;for(i=0;i<8;i=i+1)num=num+2;end若时钟上升沿到来,num的值为()
A:0B:16C:形成了死循环D:14答案:形成了死循环在VerilogHDL中,若定义变量i为8位寄存器类型的变量,则语句“for(i=0;i<=8;i=i+1)”执行的循环次数将为()
A:9B:无穷C:8D:7答案:9某VerilogHDL的移位寄存器程序部分如下:reg[7:0]myshift;always@(posedgeclk)if(!rst)myshift<=8’b00000001;________________________为了能够实现从00000001→00000011→00000111→…→11111111的移位过程,在横线处应该添加的语句是()
A:elsemyshift<={myshift[7:0],myshift[8]};B:elsemyshift<=myshift<<1;C:myshift<={myshift[7:0],1’b1}D:myshift<={myshift[7:0],1}答案:myshift<={myshift[7:0],1’b1}关于VerilogHDL中的宏定义指令`define语句,下列说法正确的是()
A:宏定义语句`define的作用范围仅限于当前模块B:宏定义语句用于将一个简单的标志符代替一个复杂的字符串或表达式C:宏定义语句`define的功能与参数类型的数据完全一模一样D:在宏定义语句`define的行末需要加上分号答案:宏定义语句用于将一个简单的标志符代替一个复杂的字符串或表达式某VerilogHDL的程序如下(程序中间省略号略去了变量类型的声明):moduleexam1(a,b,c,d);inputa,b;outputc,d;……always@(aorb)c=a^b;assignd=bendmodule上述程序中四个变量a、b、c和d中属于线网类型变量的是()
A:bB:aC:cD:d答案:a###b###d某VerilogHDL的模块如下:moduleparameter(a,b,c)inputa,b;regc;always@(*)c=a^b;endmodule关于上面模块中针对语法错误的修改,说法正确的是()
A:always语句后面的敏感变量列表不能用“*”号,须改为“aorb”B:模块的名称选取了关键字parameter,需要修改C:模块中没有声明输出端口D:变量c需要声明为线网类型答案:模块的名称选取了关键字parameter,需要修改;模块中没有声明输出端口在VerilogHDL中,关于任务和函数,下列说法正确的是()
A:在函数中可以调用任务B:函数有且仅有一个输入变量,输出变量由函数名本身担任C:任务的定义和调用可以分别位于不同的模块之中D:任务调用时,端口变量必须和任务定义时一一对应答案:任务调用时,端口变量必须和任务定义时一一对应###函数有且仅有一个输入变量,输出变量由函数名本身担任目前国际上较大的可编程逻辑器件制造公司包括()
A:华为B:XilinxC:小米D:Altera答案:Altera###Xilinx下面的VerilogHDL的语句,属于可综合语句的是()
A:for循环语句B:串行块begin-endC:while循环语句D:并行块fork-join答案:串行块begin-end###for循环语句在VerilogHDL的运算符中,逻辑运算符有三种,其符号分别是“&&”、“||”和“~”。()
A:对B:错答案:错电子设计自动化(EDA)就是以计算机为工作平台,以EDA软件工具为开发环境,以可编程逻辑器件或者专用集成电路为目标器件设计实现电路系统的一种技术。()
A:对B:错答案:对在VerilogHDL中,开关级描述指具体的晶体管物理器件的描述;随着电路规模的增大,开关级描述将非常难理解。()
A:错B:对答案:对采取电平触发方式的always语句,经过综合之后产生的是纯组合逻辑电路,没有锁存器或触发器。()
A:错B:对答案:错仿真包括功能仿真和时序仿真,前者不考虑信号延时等因素,后者是在选择具体器件并完成布局布线后进行的包含延时的仿真。()
A:错B:对答案:对在VerilogHDL中,描述组合逻辑电路可以采用数据流描述、结构化描述和行为描述中的任意一种或多种方式;三种方式并行执行。()
A:错B:对答案:对在VerilogHDL中,位运算符的运算优先级高于逻辑运算符。()
A:错B:对答案:对利用有限状态机描述时序逻辑电路时,必须把电路精准地划分为Moore类型或者Mealy类型,否者描述的有限状态机的功能将产生错误。()
A:对B:错答案:错系统函数$random的作用是用于产生随机数。()
A:对B:错答案:对在VerilogHDL中,数字的表示包括三个部分:位宽、进制和数字;其中位宽可以省略,而进制和数字不能省略。()
A:错B:对答案:错过程赋值语句包括阻塞性过程赋值和非阻塞性过程赋值,前者在语句块结束时同时完成赋值,而后者在完成赋值之后才能进行下一行操作。()
A:对B:错答案:错可编程逻辑器件属于半定制专用集成电路。()
A:错B:对答案:对在编码器模块中,普通的编码器任何时刻只允许一个输入端信号输入有效,优先编码器允许两个及以上的输入端信号输入有效。()
A:对B:错答案:对VerilogHDL的结构总是位于module和endmodule声明语句之间。()
A:错B:对答案:对在可编程逻辑器件的基本结构中,输出缓冲电路的作用主要是对将要输出的信号进行处理,一般包括三态门、寄存器等单元。()
A:错B:对答案:对在进行关系比较时,“4’b1101<4’bxxxx”的比较结果为假。()
A:对B:错答案:错未来集成电路技术发展的趋势,是将整个系统集成到一个芯片上,这种芯片被称为超大规模集成电路。()
A:错B:对答案:错在VerilogHDL中,运算符“&&”和“&”的作用没有区别。()
A:对B:错答案:错在VerilogHDL中提供了标准的系统任务用于常用的操作,比如显示、文件输入和输出等,这些系统任务前都有标志符“¥”加以确认。()
A:对B:错答案:错VerilogHDL提供了两种条件语句的结构,包括if-else语句和switch多路分支语句。()
A:对B:错答案:错
如图所示的状态转换图
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 颅脑非肿瘤病变
- 二手房抵押合同协议书
- 银行债权承揽协议书
- 驻场人员管理协议书
- 转让酱菜技术协议书
- 装修委托代管协议书
- 项目联合投资协议书
- 菏泽港口合作协议书
- 高龄健身免责协议书
- 云公益平台捐赠协议书
- 杭州市2025年中考作文《勇敢自信》写作策略与范文
- 起重机司机(限桥式)Q2特种设备作业人员资格鉴定参考试题(附答案)
- 热点主题作文写作指导:古朴与时尚(审题指导与例文)
- 河南省洛阳市2025届九年级下学期中考一模英语试卷(原卷)
- 2025年入团考试各科目试题及答案分析
- 电网工程设备材料信息参考价2025年第一季度
- 成都设计咨询集团有限公司2025年社会公开招聘(19人)笔试参考题库附带答案详解
- 2025年上海市金融稳定发展研究中心招聘考试模拟测试
- 河北开放大学2025年《医用基础化学#》形考任务4答案
- 江苏南京茉莉环境投资有限公司招聘笔试题库2025
- 吸氧并发症预防及处理
评论
0/150
提交评论