数字电路课件详细讲解五章触发器_第1页
数字电路课件详细讲解五章触发器_第2页
数字电路课件详细讲解五章触发器_第3页
数字电路课件详细讲解五章触发器_第4页
数字电路课件详细讲解五章触发器_第5页
已阅读5页,还剩62页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第五章触发器数字逻辑电路组合逻辑电路时序逻辑电路时序逻辑电路的重要组成部分触发器什么是时序逻辑电路?任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关有记忆功能5.1概述能够记忆1位二进制信号的基本单元电路称为触发器(Flip-Flop)5.2SR锁存器一、用与非门构成的基本RS触发器SD’set置位端RD’reset复位端置位端和复位端都是低电平为有效信号输出有两个稳定状态1状态Q=1Q’=00状态Q=0Q’=15.2SR锁存器问个问题Set端reset端能不能同时为有效信号?工作原理Set端和reset端处于无效状态保持Set端为0,Q=1Q’=0置1Set回1Reset端为0,Q=0Q’=1复位Reset回15.2SR锁存器Set端reset端同时为0Q=1,Q‘=11、Set先回1,reset仍为0Q=0,Q’=1没有大问题。2、Reset先回1,Set仍为0Q=1Q’=0也没有大问题3、如果set,reset同时回1,就会出现不定状态简化的特性表011置1100置011Q保持00×不允许树立时间的概念现态Qn次态Qn+1t现态改变输入信号次态01Qn110Qn011QnQn00Qn1111不定输入有效信号同时消失特性表简化的特性表011置1100置011Q保持00×不允许次态5.2SR锁存器二、用或非门构成的基本RS触发器SDset置位端RDreset复位端置位端和复位端都是高电平为有效信号输出两个稳定状态1状态Q=1Q’=00状态Q=0Q’=15.2SR锁存器二、用或非门构成的基本RS触发器工作原理5.3电平触发的触发器一、电路结构与工作原理同步RS触发器CLK:时钟信号5.3电平触发的触发器一、电路结构与工作原理1、当CLK=0时

保持2、当CLK=1时S

‘R

‘5.3电平触发的触发器一、电路结构与工作原理0XX000XX11100001001111001110111010010110111Q×同步RS触发器特性表t现态改变输入信号次态5.3电平触发的触发器一、电路结构与工作原理0XX000XX11100001001111001110111010010110111Q×同步RS触发器特性表带异步置位、复位的同步RS触发器SD’RD’异步置位端,异步复位端所谓异步,就是和时钟CLK无关所谓同步,就是和时钟CLK有关R,S同步复位端,同步置位端,和时钟CLK有关D锁存器0

X000

X111

0001

0101

1011

111小结:触发器一、用于记忆1位二进制信号 1.有两个能自行保持的状态 2.根据输入信号可以置成0或1二、分类 1.按触发方式(电平,脉冲,边沿)2.按逻辑功能(RS,JK,D,T)

5.4脉冲触发的触发器一、电路结构与工作原理主从RS触发器5.4脉冲触发的触发器一、电路结构与工作原理主从RS触发器CLK=1CLK=0CLK=1XXXX000000111001101101000110110×特性表要求:CLK=1期间,R,S不变010P225J-------SK-------RJKQ’主从SRQQQ’CLKJ主从SRKQQ’QQ’CLK(5)列出真值表00000011100110110100011011011110主从SRJKQQ’QQ’CLK要求:CLK=1期间,J,K保持不变二、脉冲触发方式的动作特点CLK=1时CLK下降沿到时要求:CLK=1期间,J,K保持不变或要求:CLK=1期间,S,R保持不变如果CLK=1期间,J,K变化了,会出现什么情况?P251P229不符合CLK=1期间,J,K保持不变5.5边沿触发的触发器为了提高可靠性,增强抗干扰能力希望触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此前、后输入的信号没有关系边沿触发的触发器边沿触发器内部结构用CMOS传输门的边沿触发器维持阻塞触发器用门电路tpd的边沿触发器···一、电路结构和工作原理1、用两个电平触发D触发器组成的边沿触发器利用CMOS传输门的边沿触发器对于边沿触发器,不再关心它的内部组成,只关心边沿触发器的功能边沿触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此前、后输入的信号没有关系边沿触发器特性表特性方程特性表特性方程特性表特性方程带异步置位、复位的同步RS触发器SD’RD’异步置位端,异步复位端所谓异步,就是和时钟CLK无关所谓同步,就是和时钟CLK有关R,S同步复位端,同步置位端,和时钟CLK有关SDRD异步置位端,异步复位端D同步端,和时钟CLK有关边沿JK触发器的输入波形如下图所示,设初始状态Q=0,画出Q端的波形。5.6触发器的逻辑功能及其描述方法5.6.1触发器按逻辑功能的分类时钟控制的触发器中电平脉冲边沿按照逻辑功能的不同分类:RS触发器,JK触发器,T触发器,D触发器一、SR触发器1.定义,凡在时钟信号作用下,具有如下功能的触发器称为SR触发器000000111001101101000110110×111×在时钟信号作用下二、JK触发器1.定义凡在时钟信号作用下,具有如下功能的触发器称为JK触发器000000111001101101

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论