数电实验6(计数器设计)_第1页
数电实验6(计数器设计)_第2页
数电实验6(计数器设计)_第3页
数电实验6(计数器设计)_第4页
数电实验6(计数器设计)_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

下周实验:

RC环形振荡器和单稳态触发器请确认本次实验集成电路芯片:74112两片、7400一片、7490一片的安插位置。从逻辑开关右面插孔连接+5V和注意:不要在数电箱面板上写字!实验六计数器的设计

6.1实验目的1、学习用集成触发器组成同步和异步计数器并测试其逻辑功能。2、学习用集成计数器组件组成任意进制计数器的方法并测试其逻辑功能。6.2实验内容及步骤

6.2.2用集成JK触发器74LS112和四2输入与非门74LS00组成同步六进制减法计数器:

⑴CP加单正脉冲,观察各触发器的输出状态,纪录于表6-2中。

表6-2计数脉冲Cp数

二进制码Q1Q2Q0对应的十进制数⑵(选作)CP接连续脉冲,用示波器观察并对应记录在一个计数周期内,CP和各输出端的波形。

020120102100,,1QKQQJQKQQJKJ======触发器的驱动方程逻辑图(用2片74LS112和1片74LS00组成)注:SD连在一起接高电平!1J1KC1QQFF01J1KC1QQFF11J1KC1QQFF2&1&1·······Q0Q1Q21CPRD00-100-200-300-414

13

12

11

10

9

81

2

3

4

5

6

7VCC

4B

4A

4Y

3B

3A

3Y1A

1B

1Y

2A

2B

2Y

GND74LS08逻辑图(用2片74LS112和1片74LS08组成)注:SD连在一起接高电平!1、CP加单正脉冲,观察触发器的输出状态2、CP加连续脉冲,观察并画出Cp及触发器输出Q2、Q1、Q0的输出状态1J1KC1QQ0FF01J1KC1QQ1FF11J1KC1Q2QFF2&&······Q0Q1Q21CPRD08-108-2··6.2.3用中规模集成电路(2/5十进制计数器74LS90)组成BCD码九进制加法计数器:⑴CPA接单正脉冲,观察各触发器的输出状态,纪录于表6-4中。⑵CPA接单正脉冲,输出端QDQCQBQA对应接至七段译码/驱动电路CD4511的输入端D、C、B、A,观察数码管的变化。2/5十进制计数器74LS90的管脚图:

计数脉冲从CPA输入(下降沿有效),QA与CPB相连,

QDQCQBQA输出

——8421码十进制计数器R01、

R02:异步清零端(高电平有效)S91、S92:异步置9端(高电平有效)计数XLLX计数LXXL计数LXLX计数XLXLHLLHXXHHLLLLHHXLLLLLHHLX异步复位、置位输入端R01R02S91S92输出端

QDQCQBQA异步十进制计数器74LS90功能表BCD码九进制加法计数器示意图QD

QCQBQA

R01

R02S91S92

CPBCPA····CP74LS90VCCGND+5V为可靠清0,可按下图连接:BCD码九进制加法计数器示意图QD

QCQBQA

R01

R02S91S92

CPBCPA··CP74LS90VCCGND+5V·&08-1将译码驱动单元VCC接+5V,

计数器输出QD、QC、QB、QA接到对应的D

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论