数据选择器实验报告_第1页
数据选择器实验报告_第2页
数据选择器实验报告_第3页
数据选择器实验报告_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数据选择器的应用实验目的了解74LS00,74LS86,74LS153芯片的内部结构和功能;了解数据选择器的结构和功能;了解全加器和全减器的结构和功能;学习使用数据选择器(74LS153)设计全加器和全减器;进一步熟悉逻辑电路的设计和建立过程。实验原理数据选择器实现全加器:列出全加器的真值表:ABS000000011001010011011001010101110011111101011010S真值表:得到00100111真值表:(D0)(D2)(D1)(D3)

对S的真值表进行降维,得到:0(D0)(D2)(D1)1(D3)对的真值表进行降维,得到:使用数据选择器实现时,D0,D1,D2,D3分别代表四选一数据选择器的四个输入端,并用A,B作控制端,电路图如下图:图一数据选择器实现全加全减(M=0全加,M=1全减)组合逻辑电路列出该逻辑电路的真值表:MABCiSC0000000000110001010001101010010010101011001011111100000100111101011101101110010110100111000111111CCCC对S降维D0(同或)D2D1(同或)D3对S再降维 对C0降维 0C0CC1C1对C0再降维D0D2D1D3使用数据选择器实现时,D0,D1,D2,D3分别代表四选一数据选择器的四个输入端,并用M,A作控制端,电路图如下图:图二实验内容1.按图一搭建逻辑电路,测试实验结果,与真值表进行对照。2.按图二搭建逻辑电路,测试实验结果,与真值表进行对照。*该过程中应注意:实验室所提供的器件与非门并不够用,需要用一个异或门改装成非门,如下图: 四.实验收获1.学会了全加器全减器的设计过程,为以后更好的应用打好了基础;2.更加

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论