数字电路实验报告_第1页
数字电路实验报告_第2页
数字电路实验报告_第3页
数字电路实验报告_第4页
数字电路实验报告_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

PAGE3-2010~2011学年第一学期数字电路实验报告实验一:组合逻辑电路分析实验目的熟悉基本逻辑电路的分析方法和及其逻辑功能的分析。熟悉各类门的实物元件以及元件的使用和线路连接。实验原理利用单刀双掷开关的双接点,分别连接高电平和低电平,开关的掷点不同,门电路输入的电平也不同。门电路的输出端连接逻辑指示灯,灯亮则输出为高电平,灯灭则输出低电平。依次通过门电路的输入电平与输出电平,分析门电路的逻辑关系和实现的逻辑功能。实验元件74LS00D74LS20D实验内容(1)实验内容一:a.实验电路图:由上述实验电路图接线,在开关ABCD选择不同组合的高低电平时,经过对灯X1亮暗的观察,可得出上图的逻辑真值表。b、逻辑电路真值表:ABCDY00000000100010000111010000101001100011111000010010101001011111001110111110111111(2)实验内容2:密码锁a.实验电路图:ABABCD分析该密码锁电路的逻辑功能可知:灯泡X1端的输出方程为L=AB’C’D接着通过实验,改变ABCD的电平,观察灯泡亮暗,得出真值表如下:b.真值表:ABCDL00000000100010000110010000101001100011101000010011101001011011000110101110011110综上可知,当ABCD=1001时,密码锁可打开。五.实验体会:1.这次实验应该说是比较简单,只用到了两种不同的与非门构成一些基本的逻辑电路。2.分析组合逻辑电路时,可以通过逻辑表达式,电路图和真值表之间的相互转换已到达实验所要求的目的结果。3.我们组在此次实验过程中出现过连线正确但没出现相应的实验结果。后经分析发现由于实验器材使用的次数较多,有些器材有所损坏,如一些导线表面是好的,其实内部损坏,因而意识到了连接线路时一是要注意器材的选取,二是在接线前一定注意检查各元件的好坏。实验二:组合逻辑实验(一)半加器和全加器一.实验目的:熟悉几种元器件所带的门电路,掌握用这些门电路设计一些简单的逻辑组合电路的方法。如半加器,全加器,判奇电路等。预习内容:复习用门电路设计组合逻辑电路的原理和方法步骤。2.复习二进制数的运算。3.利用下列元器件完成:A完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图。B完成“异或”门设计的3变量判奇电路的原理。三.实验元件:1.74LS002.74LS1363.74LS2834.74LS51四.实验内容:1、用异或门组成半加器实验电路图设计如下:2、用异或门、与或非门、与非门组成全加器实验电路图设计如下:实验结果如下表所示:被加数A01010101加数B00110011前级进位C00001111和Si01101001新进位Ci000101113、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1,否则为0。实验电路图如下:实验结果如下表:输入A00001111输入B00110011输入C01010101输入L011010014、“74LS283”全加器逻辑功能测试测试结果如下表:被加数A01111001加数B00010111前级进位C0或10或1和S1000或10010000或0001新进位C01五.实验体会:1.通过本次实验,掌握了熟悉半加器与全加器的逻辑功能2.通过本次试验,深刻认识到了组合逻辑电路设计的多样性,并初步掌握了一些常用的设计组合逻辑电路的方法。3.这次实验的逻辑电路图更为复杂,涉及了异或门、与或非门、与非门三种逻辑门。对应的元器件的引脚图也很容易弄错。特别是74LS51中有两种与或非门,一种是AB+CD取非,另一种是ABC+DEF取非。实验三:组合逻辑实验(二)数据选择器和译码器的应用一、实验目的:熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。预习内容:了解所有元器件的逻辑功能和管脚排列,复习有关数据选择器和译码器的内容。用八选一数据选择器产生逻辑函数L=ABC+AB+BC+C和L=Aeq\o\ac(○,+)Beq\o\ac(○,+)C用3线——8线译码器和与非门构成一个全加器。三、实验内容:1、数据选择器74LS151的使用:设计产生逻辑函数ABC+ABC+ABC+则L=m实验电路如下:实验真值表如下:ABCL00000010010001111000101111011111由上述真值表即可验证确实是产生了逻辑函数ABC+ABC+ABC+2、用3线-8线译码器74LS138和与非门构成一个全加器逻辑表达式为SCi设计电路图如下:实验真值表如下:ABCCiSi0000000101010010111010001101101101011111由真值表即可验证确实是产生了逻辑函数SCi即为全加器的逻辑表达式。四、实验体会:数据选择器用来对数据进行选择,特别选择适用于函数的分离,是比较常用的组合逻辑器件;译码器用于数据的编码与译码中,也是较常用的逻辑器件。集成的组合逻辑电路也是有简单的门电路组合而成,可以根据对逻辑电路的连接,集成的逻辑器件之间可以相互转化,功能也进行了扩展了。实验四:触发器和计数器一、实验目的1、熟悉JK触发器的基本功能和原理,了解74LS107的引脚图。2、了解二进制计数器74LS163的工作原理,并将其改为十进制计数器。二、预习内容:1)复习有关R-S触发器,J-K触发器,D触发器的内容。2)预习有关计数器的工作原理。3)用74LS163和与非门组成十进制计数器,六进制计数器。设计电路图。三、实验内容1、JK触发器逻辑功能测试设计电路图如下:从CLK端输入单脉冲,用万用表测量JK处于不同高低电平组合时Q端的电平。测试结果记录如下表所示:CPJKCLRQQ0001010-1001011-0001010011010-1011011-0011010101010-1101011-0101100111100-1111101-011101由上表可知JK触发器沿脉冲下跳沿翻转,J=K=0时Q保持;J≠K时Q=J;J=K=1时,Q翻转。从而印证了JK触发器的工作原理。2、用74LS163组成十进制计数器设计电路图如下:如图所示74LS163的逻辑功能表如下:输入输出CLRLOADENPENTCLKABCDQAQBQCQD1×××↑××××000001××↑d3d2d1d0d3d2d1d00011↑××××置数000×↑××××保持00×0↑××××保持输出QAQBQCQD从0000逐渐增1直至1010,此时QA=1,QC=1,经过与非门后为低电平,输入至LOAD异步置数0000,又开始了下一轮的计数。故计数范围为0000——1001,为十进制计数器。实验体会:学会计数器、译码器、显示器等器件的使用方法。学会用它们组成具有计数、译码、显示等综合电路,并了解它们的工作原理。利用常用计数器实现非常用进制计数器实验五:555集成定时器一、实验目的:熟悉并使用555集成定时器构建单稳态触发器、多谐振荡器、施密特触发器(以接触开关的形式体现)。二、预习内容:复习有关555集成定时器的内容和常用电路三、实验内容:1、555单稳态电路实验电路图如下:通过示波器观察输出波形得出的是脉冲波,脉宽约为0.1秒与tw=RCln3大致相等。OUT(3)端电压0—4.9V,CON(5)端电压0—3.3V,与理论值2、555多谐振荡器实验电路图如下:通过示波器观察到输出波形为脉冲波,周期是32微秒。tph和tpl相差不是很大,占空比为百分之五十几。测出的频率与f=1.43/(R1+2R2)*C很接近。3、接触开关实验电路图如下:触摸线触摸线当用手靠近或接触触摸线时,发光二极管LED1即亮,离开后即灭。上述电路是一种变形的施密特触发器,当用手接触触摸线时,改变了2端电平的稳定,施密特触发器被触发,产生高电平,LED亮。外界干扰脉冲去除后,触发器又回到稳定,输出低电平,LED灭。四、实验体会:1.本次实验是关于555集成定时器以及它构建的触发器和振荡器。555定时器在逻辑电路中用得非常广泛。可以由它产生各种各样的脉冲波形。因此,我们要熟练地掌握它的工作原理以及它构成的触发器和振荡器。2.在下一个实验也要用555定时器构建的振荡器,振荡周期为1秒。实验六:数字秒表一.实验目的:1、了解数字计时装置的基本工作原理和简单设计方法。2、熟悉中规模集成器件和半导体显示器的使用。3、了解简单数字装置的调试方法,验证所设计的数字秒表的功能。二.实验元件:集成元件:555一片,74LS163一片,74LS248两片,LED两片,74LS00两片。二极管IN4148一个,电位器100K一个,电阻,电容三.实验内容:1、实验原理框图秒信号发生器控制电路秒计数器译码电路数码显示器秒信号发生器控制电路秒计数器译码电路数码显示器秒信号发生器用555定时器构建多谐振荡电路而成,六十进制计数器用两块74LS163组成,译码电路由74LS148组成,数码显示由LED组成。2、设计内容及要求用上述元器件设计一个数字秒表电路,电路包含秒脉冲发生器、计数、译码,显示00至59秒。具有清零、停止、启动功能。3实验电路图设计如下:开关AB置于高电平时开始计数,A置于低电平的时候暂停计数,B置于低电平的时候清零。四.实验体会:本次实验作为一个综合性的实验,我有两点很深的感触:1)掌握了先在电脑上进行仿真,准备好实际操作的电路图,然后实际接线的方法,同时发现实际接线时会出现一些仿真时不曾出现的状况。2)本次实验是个综合性的实验,它几乎涵盖了前面所有实验的知识,既有组合逻辑电路的设计又有时序电路的设计,这就要求我们再面对复杂的问题时要学会将问题分

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论