AVST发布36核多DSP并行计算开发平台-新品速递_第1页
AVST发布36核多DSP并行计算开发平台-新品速递_第2页
AVST发布36核多DSP并行计算开发平台-新品速递_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑AVST发布36核多DSP并行计算开发平台-新品速递奥维视讯公司(AVST,BeijingAVSolutionTechnologyCo.,Ltd)一直致力于为客户提供更贴近产品的嵌入式*估系统和参考设计,此次推出的开发平台AVST_HSPP(High-speedSignalProcessingPlatform)是基于德州仪器(TI)TMS320C6474三高性能DSP处理器的多芯片系统,该系统采用插卡式架构,主板多可支持12个DSP子卡,每个子卡配备一颗C6474处理器,256MB的DDR2-667高速内存以及2个3.125Gbps的SRIO高速互联串行总线。该系统主板上采用了业内高性能的SRIO高速数据交换芯片,可以互联板内的12颗DSP和1颗Virtex-5系列的高性能FPGA,提供80Gbps的板内数据交换带宽。同时,该平台还可以对外部提供12.5Gbps的SRIO数据交换通道和约为16Gbps的扩展IO数据交换通道。

图-1AVST_HSPPv2并行计算平台

对于多处理器高速并行计算系统,功耗是至关重要的,所以对系统要求计算性能大幅度提升的同时,必须考虑多处理器的系统架构才可以把系统功耗控制在一个相对合理的范围。由于处理器内核功耗和主频的平方近似成正比,这就意味着3个1GHz的处理器的功耗是1个3GHz处理器功耗的30%,TMS320C6474处理器内嵌了3个可以工作在1GHz/1.2GHz的C64x+高性能DSP内核,每个DSP内核独享92KB的L1片内高速SRAM,三个DSP内核共享3MB的L2片内高速SRAM,同时凭借TI独有的SmartReflexTM技术使得该处理器具有每MIPS仅需0.15mW的业内电源效率。

芯片互联,启动同步以及多内核通信和管理是多处理器系统设计所面临的挑战,AVST的这款开发平台选择了SRIO总线做为多处理器之间的物理互联方式,这是一种高性能的多处理器互联方式,1x模式下可以用很少的IO资源提供理论峰值高达3.125Gbps的传输带宽。该平台选用了一颗高性能的SRIO交换芯片作为12颗DSP处理器和1颗FPGA芯片的数据交换中心,可以支持12路1x的SRIO链接和2个4x的SRIO数据链接。同时,借助TI公司的CCS集成开发环境和DSPBIOS实时内核,可以高效的完成对三DSP程序的仿真和调试工作。

图-2AVST_HSPPv12并行计算平台系统框图

多核多片系统将成为嵌入式

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论