EDA技术期末试卷【模板】_第1页
EDA技术期末试卷【模板】_第2页
EDA技术期末试卷【模板】_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、单项选择题(30分)1.以下描绘错误的选项是CA.QuartusII是Altera供给的FPGA/CPLD集成开发环境B.Altera是世界上最大的可编程逻辑器件供给商之一C.MAX+plusII是Altera前一代FPGA/CPLD集成开发环境QuartusII的更新换代新产品D.QuartusII完好支持VHDL、Verilog的设计流程2.以下工具中属于FPGA/CPLD开发工具中的专用综合器的是BA.ModelSimB.LeonardoSpectrumC.ActiveHDLD.QuartusII3.以下器件中属于Xilinx企业生产的是CA.ispLSI系列器件B.MAX系列器件题C.XC9500系列器件D.FLEX系列器件4.以下对于信号和变量的描绘中错误的选项是B名答A.信号是描绘硬件系统的基本数据对象,它的性质近似于连结线B.信号的定义范围是构造体、进度姓C.除了没有方向说明之外,信号与实体的端口观点是一致的得D.在进度中不可以将变量列入敏感信号列表中不5.以下对于状态机的描绘中正确的选项是BA.Moore型状态机其输出是目前状态和全部输入的函数号内B.与Moore型状态机对比,Mealy型的输出变化要当先一个时钟周期C.Mealy型状态机其输出是目前状态的函数学线D.以上都不对封6.以下表记符中,B是不合法的表记符。A.PP0B.ENDC.Not_AckD.sig密7.大规模可编程器件主要有FPGA、CPLD两类,以下对CPLD构造与工作原级理的描绘中,正确的选项是C。A.CPLD即是现场可编程逻辑器件的英文简称班B.CPLD是鉴于查找表构造的可编程逻辑器件C.初期的CPLD是从GAL的构造扩展而来D.在Altera企业生产的器件中,FLEX10K系列属CPLD构造8.综合是EDA设计流程的重点步骤,在下边对综合的描绘中,D是错误的..综合就是把抽象设计层次中的一种表示转变成另一种表示的过程B.综合就是将电路的高级语言转变成初级的,可与FPGA/CPLD的基本构造相映照的网表文件C.为实现系统的速度、面积、性能的要求,需要对综合加以拘束,称为综合拘束D.综合可理解为,将软件描绘与给定的硬件构造用电路网表文件表示的映照过程,而且这类映照关系是独一的(即综合结果是独一的)9.嵌套使用IF语句,其综合结果可实现A。

A.带优先级且条件相与的逻辑电路B.条件相或的逻辑电路C.三态控制电路D.双向控制电路10.在VHDL语言中,以下对时钟边缘检测描绘中,错误的选项是D.A.ifclk'eventandclk=‘1’B.theniffalling_edge(clk)thenC.ifclk'eventandclk=‘0'thenD.ifclk'stableandnotclk=‘1'then11.以下那个流程是正确的鉴于EDA软件的FPGA/CPLD设计流程BA.原理图/HDL文本输入→适配→综合→功能仿真→编程下载→硬件测试B.原理图/HDL文本输入→功能仿真→综合→适配→编程下载→硬件测试C.原理图/HDL文本输入→功能仿真→综合→编程下载→→适配硬件测试;D.原理图/HDL文本输入→功能仿真→适配→编程下载→综合→硬件测试12.在VHDL语言中,以下对进度(PROCESS)语句的语句构造及语法例则的描绘中,正确的选项是A..PROCESS为一无穷循环语句;敏感信号发生更新时启动进度,履行达成后,等候下一次进度启动B.敏感信号参数表中,应列出进度中使用的全部输入信号C.进度由说明部分、构造体部分、和敏感信号参数表三部分构成D.目行进度中申明的变量也可用于其余进度13.以下语句中,不属于并行语句的是BA.进度语句B.CASE语句C.元件例化语句D.WHENELSE语句14.VHDL语言共支持四种常用库,此中哪一种库是用户的VHDL设计现行工作库DA.IEEE库B.VITAL库C.STD库D.WORK库15.VHDL语言是一种构造化设计语言;一个设计实体(电路模块)包含实体与构造体两部分,构造体描绘D。A.器件外面特征B.器件的综合拘束C.器件外面特征与内部功能D.器件的内部功能二、EDA名词解说,写出以下缩写的中文含义(10分)1.CPLD:复杂可编程逻辑器件2.ASIC:专用集成电路3.LUT:查找表4.EDA:电子设计自动化5.ROM:只读储存器三、程序填空题(20分)以下是一个模为24(0~23)的8421BCD码加法计数器VHDL描绘,请增补完好LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;第1页(共3页)题名答姓得不内号学线封密级班

ENTITYtbISPORT(CLK:INSTD_LOGIC;SHI,GE:OUTINTEGERRANGE0TO9);END;ARCHITECTUREbhvOFtbISSIGNALSHI1,GE1:INTEGERRANGE0TO9;BEGINPROCESS(CLK)BEGINIFCLK’EVENTANDCLK=’1’thenIFGE1=9THENGE1〈=0;SHI1〈=SHI1+1;ELSIFSHI1=2ANDGE1=3THENSHI1〈=0;GE1<=0;ELSEGE1〈=GE1+1;ENDIF;ENDIF;ENDPROCESS;GE〈=GE1;SHI<=SHI1;ENDbhv;四、程序改错题(认真阅读以下程序后回答以下问题,12分)1LIBRARYIEEE;2USEIEEE.STD_LOGIC_1164。ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYgcIS5PORT(CLK:INSTD_LOGIC;6Q:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDgc;ARCHITECTUREbhvOFgcIS9SIGNALQ1:RANGE0TO9;BEGINPROCESS(clk,Q)12BEGIN13IFRISING_EDGE(CLK)THEN14IFQ1<”1001"THEN

15Q1〈=Q1+1;16ELSE17Q1<=(OTHERS=>'0');18ENDIF;19ENDIF;20ENDPROCESS;21Q<=Q1;22ENDbhv;程序编译时,提示的错误为:Error:Line9:Filee:\mywork\test\gc.vhd:VHDLsyntaxerror:subtypeindicationmusthaveresolutionfunctionortypemark,butfoundRANGEinsteadError:Line11:Filee:\mywork\test\gc。vhd:interfaceDeclarationerror:can'treadport"Q”ofmodeOUT请回答以下问题:在程序中存在两处错误,试指出并修更正确(假如是缺乏语句请指出应当插入的行号)答:(1)第9行有误,SIGNALQ1:RANGE0TO9数据种类有误,应当改成SIGNALQ1:STD_LOGIC_VECTOR(3DOWNTO0)(2)第11行有误,敏感信号列表中不可以出现输出端口,应当改成PROCESS(clk)第2页(共3页)题名答姓得不内号学线封密级

五、(28分)1.试用VHDL描绘一个外面特征以下图的D触发器.(10分)参照程序以下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYmydffISPORT(CLK:INSTD_LOGIC;D:INSTD_LOGIC;Q:OUTSTD_LOGIC);END;ARCHITECTUREbhvOFmydffISBEGINPROCESS(CLK)BEGINIFCLK’EVENTANDCLK='1’THENQ<=D;ENDIF;ENDPROCESS;END;2.以下图为某一状态机对应的状态图,试用VHDL语言描绘这一状态机。(18分)其余/0000其余/10011/1001S0S10/00000/1100

SIGNALcurrent_state,next_state:state_type;BEGINP1:PROCESS(clk,reset)BEGINIFreset=‘1’THENcurrent_state<=s0;ELSIFclk='1'ANDclk'EVENTTHENcurrent_state<=next_state;ENDIF;ENDPROCESS;P2:PROCESS(current_state)BEGINcasecurrent_stateisWHENs0=>IFin1=‘1'THENnext_state〈=s1;ELSEnext_state<=s0;ENDIF;WHENs1=>IFin1='0'THENnext_state〈=S2;ELSEnext_state〈=s1;ENDIF;WHENs2=〉IFin1='1’THENnext_state<=S3;ELSEnext_state〈=s2;ENDIF;WHENs3=〉IFin1=’0'THENnext_state〈=S0;ELSEnext_state〈=s3;ENDIF;endcase;ENDPROCESS;p3:PROCESS(current_state)BEGIN班

其余/1111

其余/11001/1111

casecurrent_stateisS3S2参照程序以下:LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYFSM2ISPORT(clk,reset,in1:INSTD_LOGIC;out1:OUTSTD_LOGIC_VECTOR(3downto0));END;ARCHITECTUREbhvOFFSM2ISTYPEstate_typeIS(s0,s1,s2,s3);

WHENs0=〉IFin1=‘1’THENout1〈=“1001”;ELSEout1〈=”0

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论