CMOS逻辑门的电压传输特性曲线与TTL逻辑门比较_第1页
CMOS逻辑门的电压传输特性曲线与TTL逻辑门比较_第2页
CMOS逻辑门的电压传输特性曲线与TTL逻辑门比较_第3页
CMOS逻辑门的电压传输特性曲线与TTL逻辑门比较_第4页
CMOS逻辑门的电压传输特性曲线与TTL逻辑门比较_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

CMOS逻辑门的电压传输特性曲线与TTL逻辑门比較CMOS逻辑门的电压传输特性曲线的外形与TTL逻辑门的外形相似,如图18.36所示,两者相比也有较大不同。CMOS逻辑门的输出高电平的数值基本上等于电源供电电压值,也就是说为了获得一个相同的高电平值,对于CMOS集成电路所需要的供电电压值要更小一些,或称之为CMOS集成电路对电源电压的利用率高。在5V供电电压条件下,CMOS逻辑门的高电平值要比TTL逻辑门高出大约一伏多。CMOS逻辑门的输出低电平的数值基本上等于零,一般小于0.1V,CMOS逻辑门的低电平值要比TTL逻辑门更低,所以CMOS逻辑门的逻辑摆幅比TTL逻辑门要大许多。一般条件下,CMOS的高电平比VDD小0.1V,低电平约为0.1V。不同供电电压条件下,TTL和CMOS逻辑门的逻辑电平的范围如图18-4-4所示。TTL集成电路的供电电压是5V,CMOS集成电路可以有更宽阔的供电电压范围,可以从一点几伏到二十几伏。低的供电电压和微功耗,有利于便携式电子仪器。CMOS逻辑门的阈值电平大约等于电源电压的50%,一般在电源电压的45%~55%之间。在5V供电电压条件下,CMOS逻辑门的阈值要比TTL逻辑门的阈值高出大约1V,因此CMOS逻辑门的抗干扰能力要比TTL逻辑门高,特别是在低电平这一侧。图18-4-3CMOS电压传输特性曲线CMOS逻辑门的缺点是比较容易受到静电的损伤,由于场效应管的栅极源极之间几乎是绝缘的,电阻十分大,而栅源之间的电容又较小。所以一旦受到静电的影响,栅源之间会有较高的电压产生,这个电压很可能击穿栅极,使场效应管损坏。不过现在制造的MOS集成电路都有输入保护回路,用以防止静电损伤,但仍应注意静电的危害。以下两个问题,虽不一定是缺点,需要注意。CMOS电路的功耗很小是指它的静态功耗很小,动态功耗不一定小。由于静态功耗极小,所以在MOS管的开关过程中,会有NMOS管从开到关,PMOS管从关到开,或NMOS管从关到开,PMOS管从开到关的暂短同时导通的时间,这样就形成了动态功耗。CMOS电路的动态功耗基本上随工作频率的增加而线性增加,在静态时,CMOS电路的静态功耗在微瓦数量级,在工作频率达到1MHz时,可能达到毫瓦数量级。TTL逻辑门和CMOS逻辑门的速度功耗曲线见图18-4-5。图18-4-4CMOS和TTL逻辑门的逻辑电平图18-4-5速度功耗曲线CMOS电路既然没有输入电流,那么它的扇出系数是否很大?答案是否定的。因为从电流的角度,CMOS门是可以带很多很多的门,但从动态的情况看,带的门越多,输出端的分布电容也越大,相当CL很大,时间常数加大。这就使输出电压从低电平向高电平变化时,上升沿变慢,限制了该逻辑门的工作速度。所以CMOS电路的扇出也不是十分的大,扇出主要受制于逻辑门的工作速度。低速时,可以带较多的门,高速工作时,就带不了那么多了。CMOS逻辑电路CMOS是单词的首字母缩写,代表互补的金属氧化物半导体(ComplementaryMetal-Oxide-Semiconductor),它指的是一种特殊类型的电子集成电路(IC)。集成电路是一块微小的硅片,它包含有几百万个电子元件。术语IC隐含的含义是将多个单独的集成电路集成到一个电路中,产生一个十分紧凑的器件。在通常的术语中,集成电路通常称为芯片,而为计算机应用设计的IC称为计算机芯片。

虽然制造集成电路的方法有多种,但对于数字逻辑电路而言CMOS是主要的方法。桌面个人计算机、工作站、视频游戏以及其它成千上万的其它产品都依赖于CMOS集成电路来完成所需的功能。当我们注意到所有的个人计算机都使用专门的CMOS芯片,如众所周知的微处理器,来获得计算性能时,CMOSIC的重要性就不言而喻了。CMOS之所以流行的一些原因为:

•逻辑函数很容易用CMOS电路来实现。

•CMOS允许极高的逻辑集成密度。其含义就是逻辑电路可以做得非常小,可以制造在极小的面积上。

•用于制造硅片CMOS芯片的工艺已经是众所周知,并且CMOS芯片的制造和销售价格十分合理。

这些特征及其它特征都为CMOS成为制造IC的主要工艺提供了基础。

CMOS可以作为学习在电子网络中如何实现逻辑功能的工具。CMOS它允许我们用简单的概念和模型来构造逻辑电路。而理解这些概念只需要基本的电子学概念。

CMOS逻辑门电路的系列及主要参数:

1.CMOS逻辑门电路的系列

CMOS集成电路诞生于20世纪60年代末,经过制造工艺的不断改进,在应用的广度上已与TTL平分秋色,它的技术参数从总体上说,已经达到或接近TTL的水平,其中功耗、噪声容限、扇出系数等参数优于TTL。CMOS集成电路主要有以下几个系列。

(1)基本的CMOS——4000系列。

这是早期的CMOS集成逻辑门产品,工作电源电压范围为3~18V,由于具有功耗低、噪声容限大、扇出系数大等优点,已得到普遍使用。缺点是工作速度较低,平均传输延迟时间为几十ns,最高工作频率小于5MHz。

(2)高速的CMOS——HC(HCT)系列。

该系列电路主要从制造工艺上作了改进,使其大大提高了工作速度,平均传输延迟时间小于10ns,最高工作频率可达50MHz。HC系列的电源电压范围为2~6V。HCT系列的主要特点是与TTL器件电压兼容,它的电源电压范围为4.5~5.5V。它的输入电压参数为VIH(min)=2.0V;VIL(max)=0.8V,与TTL完全相同。另外,74HC/HCT系列与74LS系列的产品,只要最后3位数字相同,则两种器件的逻辑功能、外形尺寸,引脚排列顺序也完全相同,这样就为以CMOS产品代替TTL产品提供了方便。

(3)先进的CMOS——AC(ACT)系列

该系列的工作频率得到了进一步的提高,同时保持了CMOS超低功耗的特点。其中ACT系列与TTL器件电压兼容,电源电压范围为4.5~5.5V。AC系列的电源电压范围为1.5~5.5V。AC(ACT)系列的逻辑功能、引脚排列顺序等都与同型号的HC(HCT)系列完全相同。

2.CMOS逻辑门电路的主要参数

CMOS门电路主要参数的定义同TTL电路,下面主要说明CMOS电路主要参数的特点。

(1)输出高电平VOH与输出低电平VOL。CMOS门电路VOH的理论值为电源电压VDD,VOH(min)=0.9VDD;VOL的理论值为0V,VOL(max)=0.01VDD。所以CMOS门电路的逻辑摆幅(即高低电平之差)较大,接近电源电压VDD值。

(2)阈值电压Vth。从CMOS非门电压传输特性曲线中看出,输出高低电平的过渡区很陡,阈值电压Vth约为VDD/2。

(3)抗干扰容限。CMOS非门的关门电平VOFF为0.45VDD,开门电平VON为0.55VDD。因此,其高、低电平噪声容限均达0.45VDD。其他CMOS门电路的噪声容限一般也大于0.3VDD,电源电压VDD越大,其抗干扰能力越强。

(4)传输延迟与功耗。CMOS电路的功耗很小,一般小于1mW/门,但传输延迟较大,一般为几十ns/门,且与电源电压有关,电源电压越高,CMOS电路的传输延迟越小,功耗越大。前面提到74HC高速CMOS系列的工作速度己与TTL系列相当。

(5)扇出系数。因CMOS电路有极高的输入阻抗,故其扇出系数很大,一般额定扇出系数可达50。但必须指出的是,扇出系数是指驱动CMOS电路的个数,若就灌电流负载能力和拉电流负载能力而言,CMOS电路远远低于TTL电路。

CMOS逻辑门电路是在TTL电路问世之后,所开发出的第二种广泛应用的数字集成器件,从发展趋势来看,由于制造工艺的改进,CMOS电路的性能有可能超越TTL而成为占主导地位的逻辑器件。CMOS电路的工作速度可与TTL相比较,而它的功耗和抗干扰能力则远优于TTL。此外,几乎所有的超大规模存储器件,以及PLD器件都采用CMOS艺制造,且费用较低。早期生产的CMOS门电路为4000系列,随后发展为4000B系列。当前与TTL兼容的CMO器件如74HCT系列等可与TTL器件交换使用。

MOS管主要参数:1.开启电压VT

•开启电压(又称阈值电压):使得源极S和漏极D之间开始形成导电沟道所需的栅极电压;•标准的N沟道MOS管,VT约为3~6V;•通过工艺上的改进,可以使MOS管的VT值降到2~3V。

2.直流输入电阻RGS

•即在栅源极之间加的电压与栅极电流之比

•这一特性有时以流过栅极的栅流表示

•MOS管的RGS可以很容易地超过1010Ω。

3.漏源击穿电压BVDS

•在VGS=0(增强型)的条件下,在增加漏源电压过程中使ID开始剧增时的VDS称为漏源击穿电压BVDS

•ID剧增的原因有下列两个方面:

(1)漏极附近耗尽层的雪崩击穿

(2)漏源极间的穿通击穿

•有些MOS管中,其沟道长度较短,不断增加VDS会使漏区的耗尽层一直扩展到源区,使沟道长度为零,即产生漏源间的穿通,穿通后源区中的多数载流子,将直接受耗尽层电场的吸引,到达漏区,产生大的ID

4.栅源击穿电压BVGS

•在增加栅源电压过程中,使栅极电流IG由零开始剧增时的VGS,称为栅源击穿电压BVGS。

5.低频跨导gm

•在VDS为某一固定数值的条件下,漏极电流的微变量和引起这个变化的栅源电压微变量之比称为跨导

•gm反映了栅源电压对漏极电流的控制能力

•是表征MOS管放大能力的一个重要参数

•一般在十分之几至几mA/V的范围内

6.导通电阻RON

•导通电阻RON说明了VDS对ID的影响,是漏极特性某一点切线的斜率的倒数

•在饱和区,ID几乎不随VDS改变,RON的数值很大,一般在几十千欧到几百千欧之间

•由于在数字电路中,MOS管导通时经常工作在VDS=0的状态下,所以这时的导通电阻RON可用原点的RON来近似

•对一般的MOS管而言,RON的数值在几百欧以内

7.极间电容

•三个电极之间都存在着极间电容:栅源电容CGS、栅漏电容CGD和漏源电容CDS

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论