PCB的电磁兼容设计课件_第1页
PCB的电磁兼容设计课件_第2页
PCB的电磁兼容设计课件_第3页
PCB的电磁兼容设计课件_第4页
PCB的电磁兼容设计课件_第5页
已阅读5页,还剩41页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第六章PCB的电磁兼容设计

地线和电源线上的噪声Q1Q2Q3Q4R4R2R3R1VCC被驱动电路ICCI驱动I充电I放电IgVg电源线、地线噪声电压波形输出ICCVCCIgVg线路板走线的电感L=0.002S(2.3lg(2S/W))+0.5HWSL=(L1L2-M2)/(L1+L2-2M)若:L1=L2L=(L1+M)/2MII地线网格地线网格:在双层板的两面布置尽量多的平行地线,一面水平线,另一面垂直线,然后在它们交叉的地方用过孔连接起来。虽然从上面的分析中知道:平行导体的距离远些,减小电感的作用更大,但是考虑到每个芯片的近旁应该有地线,往往每隔1~1.5cm布一根地线。地线网格的制作方法:制作地线网格的一个关键是在布信号线之前布地线网格,否则是十分困难的。尽管地线要尽量宽,但是除了作为直流电源主回路的地线由于要通过较大的电流,需要有一定的宽度外,地线网格中的其它导线并不需要很宽,即使有一根很窄的导线,也比没有强。电源去耦电容的正确布置尽量使电源线与地线靠近去耦电容的选择C=dIdtdVZf1/2LC各参数含义:在时间dt内,电源线上出现了瞬间电流dI,dI导致了电源线上出现电压跌落dV。最小容量:储能电容的容量太小时,同样不能达到预期的效果。但这是因为储能不足造成的。储能电容的最小容量用下面公式计算:C=dIdt/dV式中,dV是在时间dt内,瞬变电流dI造成的电压瞬间跌落。这个公式仅是概念性的,在实践中,常常采用试验的方法确定最佳电容值。根据试验,对14和16脚的芯片,470~1000pF的电容具有最好的效果。储能电容的种类:与滤波电容相同,要选择低电感的高频电容。例如瓷片电容或独石电容。噪声电压控制的目标:应设法使地线上任何两点的噪声电压,电源线对地的噪声电压,小于500mV。线路板的两种辐射机理差模辐射共模辐射电流环杆天线辐射源:线路板的辐射主要产生于两个源,一个是PCB走线,另一个是I/O电缆。根据辐射驱动电流的模式,辐射分为差模辐射和共模辐射两种。

差模辐射:电路工作电流在信号环路中流动,这个信号环路会产生电磁辐射。由于这种电流是差模的,因此信号环路产生的辐射称为差模辐射。

共模辐射:当传输信号的导体的电位与邻近导体的电位不同时,在两者之间就会产生电流。即使两者之间没有任何导体连接,高频电流也会通过寄生电容流动。这种电流称为共模电流,它所产生的辐射称为共模辐射。在电子设备中,电缆的辐射主要以共模辐射为主。电流环路产生的辐射近场区内:H=IA/(4D3)A/m

E=Z0IA/(2D2)V/mZW=Z0(2D/)远场区内:H=IA/(2D)A/m

E=Z0

IA/(2D)V/mZW=Z0=377AI随频率、距离增加而增加Z0

f、D实际电路的辐射ZGZLVZC=ZG+ZL近场:ZC7.9DfE=7.96VA/D3(V/m)ZC7.9Df,E=63IAf/D2(V/m)H=7.96IA/D3(A/m)远场:E=1.3IAf2/D(V/m)H=E/(120π)(A/m)环路面积=A~I常用的差模辐射预测公式考虑地面反射时:E=2.6IAf2/D(V/m)脉冲信号差模辐射的频谱频谱包络线差模辐射频率特性线脉冲的差模辐射包络线

1/d1/tr40dB/decfff-20dB/dec-40dB/dec

E=2.6IAf2/DEdB=20lg(2.6IA/D)+40lgf40dB/dec20dB/dec几点说明说明1:表中仅对单个环路的辐射进行了计算,如果n个环路的信号频率相同,则它们辐射的频率也相同,强度叠加,则总辐射正比于n。因此,在设计电路时,尽量避免使用同一个时钟来获得不同的同步信号。如果,各个环路中电流的频率不同,则没有叠加的关系。说明2:绝不意味着只要电路满足了这个条件(多个环路时,考虑叠加),PCB就能满足EMI指标要求。因为线路板的辐射不仅有差模辐射,还有共模辐射。而共模辐射往往比差模辐射更强。说明3:如果线路板上某个环路不满足这些条件,则PCB肯定会产生超标电磁辐射。如何减小差模辐射?E=2.6IAf2/D低通滤波器布线减小差模电流I:在保证电路功能的前提下,尽量使用低功耗的芯片。当较长的导线上有较大的电流时,用缓冲器减小电流。降低频率f:当电路功能允许时,尽量使用低速芯片。因此降低电路的频率的做法在许多场合是受到限制的。关于降低电路的频率,要用如下的概念来理解:1延长上升时间2滤除1/tr频率以上的频率控制差模电流的环路面积:通过减小信号环路面积能够有效地减小环路的辐射。控制信号环路面积从两个方面入手,一个是在选用芯片时尽量选用大规模集成电路,表面安装形式的芯片,不使用安装座等,另一方面,在线路板布线时,尽量控制信号回路的面积。电流回路的阻抗~LRIZ=R+jLL=/I

A~单层或双层板如何减小环路的面积减小回路面积的方法:一种简单的方法是在关键信号线边上布一条地线,这条地线应尽量靠近信号线。这样就形成了较小的回路面积,减小差模辐射和对外界干扰的敏感度。根据前面的分析,当在信号线的旁边加一条地线后,就形成了一个面积最小的回路,信号电流肯定会取道这个回路,而不是其它地线路径。如果是双层线路板,可以在线路板的另一面,紧靠近信号线的下面,沿着信号线布一条地线,地线尽量宽些。这样形成的回路面积等于线路板的厚度乘以信号线的长度。随便设置的地线没有用在线路板上没有布线的地方全部铺上地线是EMC设计吗?多层板能减小辐射信号1电源层地线层信号2低频高频DC~0.51101001G110地线面的阻抗,m/平方地线面具有很小的地线阻抗地线面上的缝隙的影响模拟地数字地A/D变换器L75mm25mmL:0~10cmVAB:15~75mVAB线路板边缘的一些问题关键线(时钟、射频等)产生较强辐射无地线电源层地线层20H扁平电缆的使用地线一部分信号回流经过ABCDABCD最好较好差较好,但端接困难扁平电缆这两处都有地线共模电流的测量电流卡钳频谱分析仪VdBVICM被测电流IV传输阻抗:ZT=V/I怎样减小共模辐射

E=1.26

ILf/D共模滤波共模扼流圈减小共模电压使用尽量短的电缆共模滤波电缆屏蔽电缆长度控制:减小共模电流:1增加共模电流环路的阻抗;2减小共模电压阻抗减少电缆上的高频共模电流屏蔽电缆:平衡接口电路+Vcc-Vcc+V-VZ0/2Z0/2增加共模回路的阻抗PCBPCB共模回路改善量=20lg(E1/E2)=20lg(ICM1/ICM2)=20lg[(VCM/ZCM1)/(VCM/ZCM2)]=20lg(ZCM2/ZCM1)

=20lg(1+ZL/ZCM1

)dBI/O接口布线的一些要点干净区域滤波电容电源线连接地线连接信号滤波器隔离变压器/光耦隔离器桥壕沟时钟电路、高速电路滤波器电容量的选择R负载R源电容合适电容过大低速接口10~100kB/s高速接口2MB/s低速CMOSTTL上升时间tr0.5~1s50ns100ns10ns带宽BW320kHz6MHz3.2MHz32MHz总阻抗R120100300100~150最大电容C2400pF150pF100pF30pF不同屏蔽层的传输阻抗1021031041051061071080.0010.010.1110100100010000传输阻抗(m/m)Hz铝箔单层编织最佳单层编织双层编织双层编织+一层金属双层编织+双层金属实心铜屏蔽层的错误接法CM电缆屏蔽层的正确端接利用机械力将屏蔽层压紧金属连接器护套指形簧片护套与屏蔽层端接导

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论