第四章集成电路设计_第1页
第四章集成电路设计_第2页
第四章集成电路设计_第3页
第四章集成电路设计_第4页
第四章集成电路设计_第5页
已阅读5页,还剩85页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第四章集成电路设计第四章集成电路是由元、器件组成。元、器件分为两大类:

无源元件电阻、电容、电感、互连线、传输线等有源器件

各类晶体管

集成电路中的无源源件占的面积一般都比有源器件大。所以设计时尽可能少用无源元件,尤其是电容、电感和大阻值的电阻。IC中有多种电容结构:

MOS电容结构

PN结电容结构金属叉指电容结构多晶硅/金属-绝缘体-多晶硅电容

IC中主要电容器:

MOS电容PN结电容§4.1集成电路电容器

MOS电容器与平板电容和PN结电容都不相同。

因为金属-氧化物-半导体层结构的电容具有独特的性质。电容—电压特性取决于半导体表面的状态,随栅极电压变化,表面可处于:

积累;耗尽;反型.

一、MOS电容器1.

MOS

电容结构金属sio2半导体diVGC=CiCsCi+Cs串联PN+sio2金属金属ToxN+Psio2纵向结构横向结构MOS电容电容量Cox=Aε0εsio2ToxTox:

薄氧化层厚度;A:薄氧化层上金属电极的面积。一般在集成电路中Tox不能做的太薄,所以要想提高电容量,只能增加面积。N+层为了减小串联电阻及防止表面出现耗尽层。

集成电路中要制作一个30pF的MOS电容器,所用面积相当于25个晶体管的面积。AlSiO2ALP+P-SUBN-epiP+N+N+

MOS电容P

N+PN外延NN+P在PN结反偏时的势垒电容构成的电容器,

PN结电容与MOS电容的数量级相当。P衬+-二:PN结电容2.PN结电容突变PN结电容计算公式:PN结电容与杂质浓度有关,若考虑横向扩散:总结面积=底面积+4个侧面积A=πxjW2+4W2W:正方形pn结扩散区的边长。发射区扩散层—隔离层—隐埋层扩散层PN结电容P衬底SiO2-P+隔离+N+埋层N+发射区P+N-+CjsP基区三、平板电容§4.2集成电阻器及版图设计集成电路中的电阻

无源电阻

通常是合金材料或采用掺杂半导体制作的电阻.薄膜电阻扩散电阻沟道电阻有源电阻将晶体管进行适当的连接和偏置,利用晶体管的不同的工作区所表现出来的不同的电阻特性来做电阻.1、合金薄膜电阻

掺杂多晶硅薄膜也是一个很好的电阻材料,广泛应用于硅基集成电路的制造。采用一些合金材料沉积在二氧化硅或其它介电材料表面,通过光刻形成电阻条。常用的合金材料有:钽Ta镍铬Ni-Cr氧化锌ZnO铬硅氧CrSiO一:薄层电阻不同掺杂浓度的半导体具有不同的电阻率,利用掺杂半导体的电阻特性,可以制造电路所需的电阻器。

2、多晶硅薄膜电阻3、掺杂半导体电阻方块电阻的几何图形

=R□·设计时只需考虑电阻的长宽比即可,R□

根据工艺调整例:设计一个2kΩ基区电阻。一般基区扩散的方块电阻为200Ω/□,所以只要构造长宽比为10的图形即可。根据掺杂工艺来分类扩散电阻

对半导体进行热扩散掺杂而构成的电阻,精度较难控制离子注入电阻

离子注入方式形成的电阻,阻值容易控制,精度较高利用与集成电路兼容的扩散工艺构成的电阻器利用与集成电路兼容的扩散层构成,主要根据掺入杂质浓度和扩散形成的结深决定阻值。发射区的掺杂浓度高,电阻最小基区电阻相对大,集电区的最大

二:扩散电阻N集电区扩散电阻N+N+基区扩散电阻NPN+发射区SiO2RP+衬底RN+

埋层N外延集电区P+P基区外延层扩散电阻N发射区扩散电阻(发射区扩散层)

沟道电阻(夹层电阻)利用不同掺杂层之间的沟道形成的电阻器三:沟道电阻=R□·R□=减小结深,增加方块电阻的阻值;沟道电阻制作大阻值电阻的基本思想。即两扩散层之间的沟道因结深难以精确控制,所以沟道电阻的阻值也不能精确控制,精度要求高的电路不能采用沟道电阻。

PN+

NINPI外延层沟道电阻基区沟道电阻P电阻取决于夹层电阻率和结深。MOS多晶硅电阻栅氧化层多晶硅场氧化层RR

集成电路中几种扩散电阻器的比较电阻类型方块电阻Ω/口相对误差%温度系数10-6/℃基区100-200±201500—2000发射区2-10±20+6000集电区100-1000±3可控基区沟道2~10×103±50+2500外延层2~5×103±30+3000外延层沟道4~10×103±7+3000薄膜—±3+200扩散电阻的功耗限制单位电阻面积的功耗PAR□单位电阻条宽的工作电流IW(PA/R□)1/2单位电阻条宽的最大工作电流IWmax(PAmax/R□)1/2(PAmax/R□)1/2R□越大,R□越小,

扩散电阻的最小条宽版图设计规则所决定的最小扩散条宽工艺水平和扩散电阻精度要求所决定的最小扩散条宽电阻最大允许功耗所决定的最小扩散条宽在设计时应取最大的一种扩散电阻的最小条宽WRmin受三种因素的限制:

b.基区电阻等效模型

c.衬底电位与分布电容

集成电路中电阻模型集成电路中电阻基本是由各扩散层形成,除了电阻本身,有反偏的PN结特性,带来附加的电阻和电容(寄生参数)衬底s,n端接最高电位防止电阻器的pn结正偏使电阻失效。晶体管有源电阻采用晶体管进行适当连接并使其工作在一定的状态,利用它的导通电阻作为电路中的电阻元件使用。

双极晶体管和MOS晶体管都可用作有源电阻MOS管有源电阻器MOS有源电阻及其I-V曲线

晶体管有源寄生电阻N+PN+

P衬底IcR1R2R3R4R5Rc=R1+R2+R3+R4+R5双极晶体管集电区电阻

集成电路中集电区电阻Rc要比分立管的大。Rc的增大会影响高频特性和开关性能。R1

长方体电阻R2

埋层拐角体电阻R3

梯形电阻

R4

埋层拐角体电阻

R5

长方体电阻

分别计算出各区的电阻后相加为方便起见常将集电极电流流经的区域划分为五个区§4.3

集成电路的互连技术和电感互连线

单片芯片上器件之间互连:金属化工艺,金属铝薄膜电路芯片与外引线之间的连接(电路芯片与系统的互联):引线键合工艺为保证模型的精确性和信号的完整性,需要对互连线的版图结构加以约束和进行规整。3.在连接线传输大电流时,应估计其电流容量并保留足够裕量。

各种互连线设计应注意的问题:1.为减少信号或电源引起的损耗及减少芯片面积,连线应尽量短。

2.为提高集成度,在传输电流非常弱时如:

MOS栅极,大多数互连线应以制造工艺提供的最小宽度来布线。

集成电路总电感可以有两种形式

单匝线圈多匝线圈

多匝螺旋型线圈三.集成电路的电感多匝直角型线圈单匝线圈4.4集成器件和电路版图设计一.版图设计方式主要规定了掩模版各层图形的宽度、间隔、重叠和两个独立的层间距离等的最小允许值。版图设计规则是连接电路设计者和电路生产者之间的桥梁PN+N-Si集电区基区发射区集电极引线基极引线

发射极引线P

N+PN外延NN+P+-PN结电容微米设计规则:

以微米为尺度表示版图最小允许值得大小。λ设计规则:

以λ为基本单位的几何设计规则。将版图规定尺寸均取为λ的整数倍来表示。

有两种设计规则:微米设计规则,λ设计规则控制掩模版各层图形的宽度、间隔和两个独立的层间距离实际工艺中,λ值不能简单的按比例压缩,仍然保留微米设计规则。N外延集电区

N+埋层

p-SiP基区N+N+集成电路工艺流程针对大量应用的NPN管设计的PNP晶体管制作需要采用与NPN管兼容的技术衬底PNP管发射区是利用NPN晶体管的基区兼容而成的基区就是原来的外延层集电区为衬底NPN晶体管横向PNP管P型发射区和集电区是在标准基区P扩散流程中形成的N型基区就是外延层,基极的引线区是在标准发射区N+

扩散形成N外延集电区

N+埋层

p-SiP基区N+N+多极NPN管电流大,使电流均匀分布。将集电极、基极、发射极分为多个电极,电极用金属电极连接在一起。集电区用一个埋层,集电极引线孔处要加N+扩散。双极型集成电路基本制造工艺相应的版图

第一次光刻N+埋层扩散孔光刻埋层氧化外延

第二次光刻P+隔离扩散孔光刻

第三次光刻P型基区扩散孔光刻

第四次光刻

N+发射区扩散孔、集电极引线扩散孔光刻

第五次光刻引线接触孔光刻

第六次光刻金属化内连线光刻-反刻铝

栅压为零时,沟道不存在,加上一个正的栅压才能形成N型沟道栅压为零时,沟道已存在,加上一个负的栅压才能使N型沟道消失栅压为零时,沟道不存在,加上一个负的栅压才能形成P型沟道。

栅压为零时,沟道已存在,加上一个正的栅压可以使P型沟道消失硅栅CMOS器件(反相器)一个nMOS和PMOS组成CMOS反相器工作原理输入端高电平时:nMOS管导通,pMOS截止,输出端通过导通的nMOS管接地,输出端呈低电平。输入端低电平时:pMOS管导通,nMOS截止,输出端通过导通的pMOS管接到VDD上,呈现高电平。N阱CMOS设计规则列出的最小分辨率的微米规则与规则工艺的特征尺寸,版图基本几何图形及间隔MOS自隔离,P型衬底接地(Vss),N阱区接VDD多晶硅作引线,为降低电阻,减小功耗,提高速度。多晶硅要重掺杂N+减小接触电阻,金属与N+和P+接触连接(欧姆接触);金属与多晶硅和衬底接触,需增大接触面积N阱硅栅CMOS工艺流程CMOS反相器

版图设计主要规定了掩模版各层图形的宽度、间隔、重叠和两个独立的层间距离等的最小允许值六.

双极和MOS集成电路的比较制造工艺

MOS电路的源、漏极可同时扩散,只需1次扩散就形成。一般双极电路至少需5次。工序和时间多,所以引入缺陷多,成品率低。互连线

IC中互连线占的面积非常大。因双极电路输入阻抗低,要比MOS互连线多许多。MOS可用硅栅电极和部分多晶硅互连线进行工作。

集成度双极电路一般用PN结隔离所需尺寸大,集成度远小于MOS型。性能双极管的跨导与工作电流成正比与器件尺寸无关,MOS则有关,所以电流过大、过高速不适应。掌握各种电阻、电容,电感,认识相应的结构图扩散电阻的最小线宽受哪些因素限制,理解每一种因素理解版图设计规则和按比例缩小原则PNP晶体管和双极集成电路版图的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论