组合与时序逻辑电路测试试卷_第1页
组合与时序逻辑电路测试试卷_第2页
组合与时序逻辑电路测试试卷_第3页
组合与时序逻辑电路测试试卷_第4页
组合与时序逻辑电路测试试卷_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.74LS147有9个输入端,引脚排列图如下图所示,其中优先级别最高的是EsmE匠EmEL-KL-L-hY3千yIDGEsmE匠EmEL-KL-L-hY3千yIDG1回回回回百nlRM单选题*A.B.(正确答案)C.D.2.下图示逻辑电路的逻辑式为单选题*A.B.F二峥ARC.(正确答案)D.下图示逻辑电路的逻辑式为单选题*A.F=B.F=(正确答案)C.F=D.F=.能表示少数服从多数的逻辑关系的表达式为单选题*A.Y=AB+BCB.Y二ABCC.Y=A+B+CD.Y=AB+BC+AC(正确答案).译码器74HC138的使能端取值为()时,处于允许译码状态。单选题*A.011B.100(正

2、确答案)C.101D.0106.6.逻辑电路如下图所示,A.门B.与非门C.异或门(正确答案)D.或门.在下图中,能实现函数的电路为单选题*A.电路(a).电路(b)C.电路(c)(正确答案)D.都不是8.某同学参加三类课程考试,规定如下:文化课程(A)及格得2分,不及格得0分;专业理论课程(B)及格得3分,不及格得0分;专业技能课程(C)及格得5分,不及格得0分。若总分大于6分则可顺利过关(Y)。则根据功能正确的真值表是单选题*B.(正确答案)C.D.A9.下图示逻辑电路的逻辑式为单选题D.A9.下图示逻辑电路的逻辑式为单选题*A.B.C.(正确答案)D.10.为了使74LS1383-8译码

3、器6端输出为低电平,输入端A2A1A0应置单选题*A.011B.110(正确答案)C.111D.000.在登录你的电子信箱的过程中,要有两个条件,一个是用户名,一个是与用户名对应的密码,要完成这个事件(登录成功),它们体现的逻辑关系为单选题*A.与关系(正确答案)B.或关系C.非关系D.不存在逻辑关系.电路中不包含记忆单元也不含有反馈支路是()的特点。单选题*A.组合逻辑电路(正确答案)B.时序逻辑电路C.触发器D.施密特触发器.在三个输入量只有1个为1或3个全为1时,输出为1,实现这一功能的组合逻辑电路是单选题*A.加法器B.数据比较器C.奇校验器(正确答案)D.编码器.逻辑表达式Y=AB+

4、BC+AC,可以实现的功能是单选题*人三人表决器(正确答案)B.二人表决器C.抢答器D.抢答器D奇偶数校验.以下有关组合逻辑电路的特点,错误的是单选题*A.电路中没有记忆单元B.结构上只能由门电路组成C.即存在输入到输出的通路又有从输出到输入的反馈回路(正确答案)D.在任何时刻的输出状态只取决于这一时刻的输入状态,而与电路的原来状态无关16.将十进制数的十个数字编成二进制代码的过程叫单选题*A.二进制编码B.奇偶校验编码C.莫尔斯编码D.二刻十进制编码(或BCD编码)(正确答案)17.电话室有三种电话,按照由高到低优先级排序依次是火警、急救和工作电话,能够实现该控制功能的电路是单选题*A.普通

5、编码器B.优先编码器(正确答案)C.译码器D.寄存器18.将4位BCD码的十组代码翻译成09十个对应的输出信号的电路,称为()译码器。单选题*A.2线一4线B.4线-2线C.10线-4线D.4线-10线(正确答案)19.19.下图逻辑电路对应的逻辑函数的功能是单选题A.当A大于B时Y为1B.当A小于B时Y为1(正确答案)C.当a与B不同时Y为1D.当A与B相同时Y为120.从结构看,组合逻辑电路由门电路构成,不含(),也不含反馈电路,信号从输入开始单向传输到输出。单选题*A.记忆电路(正确答案)B.脉冲电路C.电容D.电感.译码器是一类多输入多输出器件,属于单选题*A.组合逻辑电路(正确答案)

6、B.时序逻辑电路C.编码器D.基本门电路.下列不属于组合电路设计的步骤是单选题*A.画出逻辑电路图列写出真值表C.分析逻辑电路功能(正确答案)口.写出逻辑函数式并化简.在几个信号同时输入时,只对优先级别最高的进行编码叫单选题*A.优先编码(正确答案)B.ASCII编码C.贝尔编码D.莫尔斯编码.一组交通信号灯有红灯(R)、黄灯(Y)和绿灯(6)三盏,在任意一个时刻有且只能有一盏灯被点亮,否则就是出现了故障,现设计一个故障监测电路,下面各选项是某时刻所亮的灯,则不需要故障报警的是单选题*A.R(正确答案)B.YGC.RGD.RYG.用文字、符号或者数码表示特定对象的过程,叫做单选题*A.译码8输

7、入C输出D.编码(正确答案).n位二进制编码器有()个输入,有n个输出。单选题*A.n-1B.(正确答案)n2n28.二-十进制编码器是指单选题*A.将二进制代码转换成09个数字B.将09个数字转换成二进制代码的电路(正确答案)C.二进制和十进制电路D.十进制电路29.n位二进制编码器有2n个输入,有()个输出。单选题*2nn(正确答案)n-1.24线译码器有单选题*A.2条输入线,4条输出线(正确答案)4条输入线,2条输出线C.4条输入线,8条输出线D.8条输入线,2条输出线.中等职业学校规定机电专业的学生,至少取得钳工()、车工(B)、电工(。中级技能证书的任意两种,才允许毕业(Y)。下列

8、ABC取值中不能毕业的是单选题*A.110(正确答案)B.001C.101D.011.二进制译码器是指单选题*A.将二进制代码转换成2的N次方个控制信息中特定的一个(正确答案)B.将某个特定的控制信息转换成二进制数C.将二进制代码转换成09个数字D.具有以上三种功能.下列电路中属于组合逻辑电路的有单选题*A.全加器(正确答案)B.JK触发器C.寄存器D.计数器.约翰和简妮夫妇有两个孩子乔和苏,全家外出吃饭一般要么去汉堡店,要么去炸鸡店。每次出去吃饭前,全家要表决以决定去哪家餐厅。表决的规则是如果约翰和简妮都同意,或多数同意吃炸鸡,则他们去炸鸡店,否则就去汉堡店。A、B、C、D分别代表约翰、简妮

9、、乔和苏。F=1表示去炸鸡店,F=0表示去汉堡店。则能去汉堡店的ABCD取值是单选题*A.0001(正确答案)B.1110C.1101D.0111.用高电平是输出有效电平的译码器实现组合逻辑电路时,还需要增加单选题*A.与门B.或非门C.与非门D.或门(正确答案).在二进制译码器中若输入有4个代码,则输出有单选题*A.2个B.4个C.8个D.16个(正确答案)37.以下有关组合逻辑电路的特点,叙述不正确的是单选题*A.有从输入到输出的通路B.有从输出到输入的反馈回路(正确答案)C.电路中没有记忆单元D.在结构上只能由门电路组成38.CT74LS138是单选题*A.数据选择器B.数据分配器C.编

10、码器D.译码器(正确答案)多选39.如下图为74LS147的引脚图,关于15脚NC说法正确的有rr.74LS147-1rr.74LS147-1GND_口YTT-II,、IrZLZIi1n11IFA.使用时低电平B.不作处理,可以悬空(正确答案)C.有时可以用作芯片固定(正确答案)D.根据需要可接外围电路40.组合逻辑电路的特点有*A.具有记忆功能B.任何时刻的输出,仅与当时的输入状态组合有关,与电路过去的状态无关(正确答案)C.任何时刻的输出,与当时的输入状态组合及电路过去的状态有关D.不具有记忆功能(正确答案)41.组合逻辑电路在电路结构上的特点是*A.只含有门电路(正确答案)B.不含反馈电

11、路(正确答案)C.可以有触发器D.不含存储单元(正确答案)42.用中规模集成电路进行组合逻辑电路设计主要有*A.电路功能全选用(正确答案)B.电路功能部分选用(正确答案)C.电路功能扩展使用(正确答案)D.电路功能改动使用(正确答案)43.组合逻辑电路的设计指的是,根据实际逻辑问题,求出实现此逻辑关系的()电路。*A.功耗大B.器件数目最少、种类最少、连线最少(正确答案)C.种类多、连线多D.级数最少(正确答案)44.下列说法正确的有*A.在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性(正确答案)B.译码是编码的逆过程C.CC40147为10线-4线优先编码器所以有十四个引

12、脚(正确答案)D.编码器属于时序逻辑电路45.在2-4译码器的输入端输入二进制数10,则输出信号为*A.输出低电平有效时为0100B.输出低电平有效时为1011(正确答案)C.输出高电平有效时为0100(正确答案)D.输出高电平有效时为101146.下列电路中,不属于组合逻辑电路的有*A.全加器B.计数器(正确答案)C.数据选择器D.寄存器(正确答案).中等职业学校规定机电专业的学生至少取得车工()、钳工(B)、电工(C)中级技能证书中的任意两种,才允许毕业。下列各选项代表几个同学的证书获得情况,则能毕业的有*A.AB.AB(正确答案)C.AC(正确答案)D.ABC(正确答案).下列关于编码器

13、说法正确的有*A.8线-3线编码器有8个输入端,3个输出端(正确答案)能完成编码的数字电路可称为编码器(正确答案)C.二一十进制编码器是指用四位二进制代码表示一位十进制数的编码电路(正确答案)D.74LS138属于优先编码器49.对一个3线-8线译码器正确的叙述是*A.它有3个主要输入端(正确答案)B.它有8个主要输入端C.它是二进制译码器(正确答案)D.同一时间只有一个输出端是有效的(正确答案)判断50.74LS148为8线-3线优先编码器,有八个输入端,输入低电平有效。判断题*对(正确答案)错.组合逻辑电路由复合门电路组合而成。判断题*对错(正确答案).显示译码器是用来驱动显示器件的。判断

14、题*对(正确答案)错.译码是编码的逆过程。判断题*对(正确答案)错.组合电路的设计步骤中需要根据事件的因果关系,列出输入和输出对应的真值表。判断题*对(正确答案)错.组合逻辑电路的分析就是根据函数表达式列出真值表。判断题*对错(正确答案).二进制译码器和二-十进制译码器,对应于一个输入代码,只有唯一一个输出端输出有效电平。判断题*对(正确答案)错.3位二进制编码器是3位输入、8位输出。判断题*对错(正确答案).译码器是数字电路中常见的组合逻辑电路单元。判断题*对(正确答案)错.在二判十进制译码器中,未使用的输入编码应做约束项处理。判断题*对(正确答案)错.编码器在任何时刻只能对一个输入信号进行

15、编码。判断题*对(正确答案)错.组合逻辑电路设计出的电路图中只能出现基本门电路,不能用与非门、或非门等组合门电路来完成。判断题*对错(正确答案)对双JK集成触发器74LS112引脚功能叙述错误的是单选题*A.16脚是VccB.8脚是GNDC.1脚是CP1D.16脚是GND(正确答案)图示74LS112中表示单选题*A.低电平时置1(正确答案)B.低电平时置0C.高电平时置1D.高电平时置0如图示74LS112的中CP引脚单选题*A.8号引脚B.14号引脚C.1号引脚和13号弓脚(正确答案)D.8号引脚和12号引脚D触发器用作计数型触发器时,输入端D的正确接法是单选题*A.D=0B.D=1D二Q

16、C.(正确答案)D.D=Q以下图示中属于下降沿触发的是单选题*A.图AB.图BC.图C(正确答案)D.图D如图所示为某触发器工作时前6个CP的波形,期间没有出现的功能是单选题*A.保持(正确答案)B.翻转C.置1D.置0双D集成触发器CD4013的7号引脚是单选题*A.VSS(正确答案)B.VDDC.1QD.2SD下列哪项表示基本RS触发器的符号单选题*瓦?cR声配CSQFFA.(正确答案)B.QQQQC.D.图示74LS112的说法正确的是单选题*A.内部有1个JK触发器B.内部有2个JK触发器(正确答案)C.内部有3个JK触发器D.内部有4个JK触发器如图所示波形,CP时钟脉冲第5个下降沿

17、时,触发器实现的功能为单选题*A.保持B.翻转(正确答案)C.置1D.置0如图所示逻辑符号所表示的触发器是单选题*A.RSB.JKC.D(正确答案)D.T双D集成触发器CD4013的时钟脉冲CP的引脚是单选题*A.14脚B.7脚C.3脚与11脚(正确答案)D.5脚与11脚JK触发器有()触发信号输入端。单选题*A.一个B.二个(正确答案)C三个D.四个十进制数13的8421BCD码为()。单选题*A.00001101B.00010011(正确答案)C.00100011D.00001011D触发器当D=Q时,实现的逻辑功能是单选题*A.置0B.置1C.保持(正确答案)D翻转主从JK触发器的初态为

18、0,JK=11时,经过2020个触发脉冲后,其状态变化及输出状态为单选题*A.一直为0B.由0变为1,然后一直为1C.在0、1间翻转,最后为1D.在0、1间翻转,最后为0(正确答案)RD在RS触发器的逻辑符号中表示单选题*A.低电平时置1B.高电平时置1C.低电平时置0(正确答案)D.高电平时置0关于JK触发器的错误表述是单选题*A.对于输入信号没有制约条件B.不允许JK同时为1(正确答案)C.允许JK同时为1D.允许JK同时为0主从RS触发器是在时钟脉冲CP的(),根据输入信号改变状态。单选题*A.低电平期间B.高电平期间C.上升沿时刻D.下降沿时刻(正确答案)某计数器状态变化为题*某计数器

19、状态变化为题*710171007011701070017000则该计数器为单选A.六进制加法计数器B.六进制减法计数器(正确答案)C.七进制加法计数器D.七进制减法计数器D触发器当口=时,实现的逻辑功能是单选题*A.置0B.置1C.保持D.翻转(正确答案)在RS触发器的逻辑符号中表示单选题*A.低电平时置1(正确答案)B.高电平时置1C.低电平时置0D.高电平时置0D触发器在CP脉冲有效的情况下能实现的功能是单选题*A.置0和置1(正确答案)B.置1和保持C.置0和保持D.保持和翻转集成计数器74LS161是单选题*A.十进制同步加法计数器B.十进制异步加法计数器C.十六进制同步加法计数器(正

20、确答案)D.十六进制异步加法计数器仅具有置0和置1功能的触发器是单选题*A.RS触发器B.JK触发器C.D触发器(正确答案)D.T触发器抗干扰能力较差的触发方式是单选题*A.电平触发(正确答案)B.主从触发C.上升沿触发D.下降沿触发在主从型RS触发器中,当CP=0时单选题*A.主触发器被封锁(正确答案)B.从触发器被封锁C.主、从触发器均打开D.主、从触发器均封锁数码可以串行输入、串行输出的电路为单选题*A.编码器B.移位寄存器(正确答案)C.计数器D.数码显示器JK触发器,当励,J、K由00变成11,则触发器的状态为单选题*A.1B.0C.保持D.翻转(正确答案)当集成计数器74LS192

21、构成加法计数器时,CPD、CPU的接法是单选题*A.CPU=1,CPD=1B.CPU=1,CPD=CPC.CPU=CP,CPD=1(正确答案)D.CPU=CP,CPD=0JK触发器中,当JK都接地时,则Q单选题*A.置0B.置1C.保持(正确答案)D翻转JK触发器中,当JK取值不同时,则Q等于单选题*A.J(正确答案)B.KC.1D.0基本RS触发器改为同步RS触发器,主要解决的问题是单选题*入输入端的约束8.输入端RS的直接控制(正确答案)C.计数时空翻D.不稳定状态主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为单选题*A.一直为0(正确答案)B.由

22、0变为1,然后一直为1C.在0、1间翻转,最后为1D.在0、1间翻转,最后为0CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有单选题*A.J=0B.J=1C.K=0D.K=1(正确答案)计数器的模是单选题*A.触发器的个数B.计数状态的最大可能个数C.实际计数状态的个数(正确答案)D.计数状态的最小可能个数钟控同步RS触发器状态的翻转发生在CP脉冲的单选题*A.上升沿B.下降沿C.CP=1期间(正确答案)D.CP=0期间集成计数器74LS161的预置数方式是单选题*A.异步B.同步(正确答案)C.同步、异步都可以D.无基本RS触发器是()。单选题*A.组合逻辑电路B.单稳态触发

23、器双稳态触发器(正确答案)D.无稳态触发器JK触发器中,当JK取值相同时,则Q等于单选题*A.JQ(正确答案)B.QC.1D.0JK触发器在J=1,K=0时,实现的功能是单选题*A.置0B.保持C.置1(正确答案)D翻转与非型同步RS触发器,CP=1期间,(),触发器维持原态。单选题*A.R=0,S=0(正确答案)B.R=0,S=1C.R=1,S=0D.R=1,S=1JK触发器,若JK触发器,若J=,K=Q,则可实现的逻辑功能是单选题*A.置0B.置1C.保持D.翻转(正确答案)主从JK触发器,当()时,不论原态如何,每来一个CP脉冲,触发器状态都要翻转一次。单选题*A.J=0,K=0B.J=

24、0,K=1C.J=1,K=0D.J=1,K=1(正确答案)JK触发器,若J=Q,K=,则可实现的逻辑功能是单选题*A.置0B.置1C.保持(正确答案)D翻转触发器在触发脉冲消失后,输出状态将单选题*A.随之消失B.恢复原态C.发生翻转D.保持现态(正确答案)D触发器有()触发信号输入端。单选题*A.一个(正确答案)B.二个C三个D.四个下列电路中不属于时序电路的是()。单选题*A.同步计数器B.数码寄存器C.译码器(正确答案)D.异步计数器触发器与组合逻辑门电路比较,正确的是()。单选题*A.两者都具有记忆功能B.只有组合逻辑门电路具有记忆功能C.只有触发器具有记忆功能(正确答案)D.两者都没

25、有记忆功能JK触发器用作计数型触发器时,输入端JK的正确接法是*A.J=1,K=1(正确答案)B.J=0,K=0C.J=,K=Q(正确答案)d.j=q,k=双D集成触发器CD4013的引脚功能正确的是*A.14脚是电源端(正确答案)B.6脚是置1端(正确答案)C.5脚是输出端D.10脚是置0端(正确答案)A.A.保持(正确答案)基本RS触发器的真值表如图所示,则正常的逻辑功能有*A.Q=O,置0(正确答案)B.Q=1,置1(正确答案)C.Q保持不变(正确答案)D.不定同步RS触发器的电路如图所示,对其结构描述正确的有*A.电路由一个基本RS触发器加两个与非门构成(正确答案)B.电路由两个基本R

26、S触发器构成C.CP时钟脉冲作为控制信号,RS作为输入信号(正确答案)D.CP时钟脉冲作为输入信号,RS作为控制信号关于图示74LS112的说法错误的是*A.内部有1个JK触发器(正确答案)B.内部有2个JK触发器C.内部有3个JK触发器(正确答案)D.内部有4个JK触发器(正确答案)D触发器用作计数型触发器时,输入端D的接法不正确的是*A.D=Qn(正确答案)B.D=1(正确答案)口=C.D.D=0(正确答案)基本RS触发器具备的功能是*B.置0(正确答案)C.置1(正确答案)D.计数能构成基本RS触发器的门电路部件有*A.与门B.或门C.与非门(正确答案)D.或非门(正确答案)若使主从JK触发器的输出状态由1变为0,则应使*A.CP10时,JK=01(正确答案)B.CP10时,JK=11(正确答案)C.CP01时,JK=01D.CP01时,JK=11以下对触发器的边沿触发方式叙述正确的是*A.下降沿是在CP=0时B.上升沿是在CP=1时C.下降沿是在CP由10时(正确答案)D.上升沿是在CP由01时(正确答案)用JK触发器可以构成*A.同步RS触发器B.T触发器(正确答案)C.基本RS触发器D.D触发器(正确答案)时钟脉冲有效时,若J

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论