原理图与宏功能模块设计课件_第1页
原理图与宏功能模块设计课件_第2页
原理图与宏功能模块设计课件_第3页
原理图与宏功能模块设计课件_第4页
原理图与宏功能模块设计课件_第5页
已阅读5页,还剩51页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第4章 原理图与宏功能模块设计 EDA技术与VHDL设计第4章 原理图与宏功能模块设计4.1Quartus II原理图设计 Quartus II的优化设置 Quartus II的时序分析 宏功能模块设计4.24.34.4基于Quartus II进行EDA设计开发的流程 4.1 Quartus II原理图设计1. 为本项工程设计建立文件夹 2. 输入设计项目和存盘 元件输入对话框 3. 将设计项目设置成可调用的元件 将所需元件全部调入原理图编辑窗并连接好 4. 设计全加器顶层文件 连接好的全加器原理图f_adder.bdf 5. 将设计项目设置成工程和时序仿真 f_adder.bdf工程设置窗

2、5. 将设计项目设置成工程和时序仿真 加入本工程所有文件 5. 将设计项目设置成工程和时序仿真 全加器工程f_adder的仿真波形 4.2 Quartus II的优化设置 1. Setting设置 在Quartus II软件菜单栏中选择“Assignments”中的“Setting”就可打开一个设置控制对话框。可以使用Setting对话框对工程、文件、参数等进行修改,还可设置编译器、仿真器、时序分析、功耗分析等等。 Settings对话框2. 分析与综合设置 Analysis & Synthesis Settings项中包含有四个项目:VHDL InputVerilog HDL InputDe

3、fault ParametersSynthesis Netlist Optimization作为Quartus II的编译模块之一,Analysis & Synthesis包括Quaruts II Integrated Synthesis集成综合器,完全支持VHDL和Verilog HDL语言,并提供控制综合过程的选项。支持Verilog-1995标准(IEEE标准1364-1995)和大多数Verilog-2001标准(IEEE1364-2001),还支持VHDL1987标准(IEEE标准1076-1987)和VHDL1993标准(IEEE标准1076-1993)。3. 优化布局布线 Set

4、ting对话框的Fitter Settings页指定控制时序驱动编译和编译速度的选择,如下图所示。 Fitter Settings选项页 more Fitter Settings选项页 在Compilation Report中查看适配结果 在Timing Closure Floorplan中查看适配结果 在Chip Editor中查看适配结果4.3 Quartus II的时序分析 全程编译前时序条件设置界面 “More Settings”中的设置 时序分析结果 4.4.1 Megafunctions库4.4.2 Maxplus2库4.4.3 Primitives库 4.4 宏功能模块设计4.4

5、.1 Megafunctions库 Megafunction库是Altera提供的参数化模块库。从功能上看,可以把Megafunction库中的元器件分为:算术运算模块(arithmetic)逻辑门模块(gates)储存模块(storage)IO模块(I/O)算数运算模块库 下面以参数化乘法器lpm_mult为例来说明如何在设计中使用宏功能模块。lpm_mult的基本参数已在下表中给出。 lpm_mult(1)调用lpm_mult(2)lpm_mult参数设置输入输出位宽设置乘法器类型设置(3)编译仿真8位有符号乘法器电路功能仿真波形8.1.2 逻辑门库 I/O模块库 I/O模块库 锁相环模块

6、设计举例 参数化锁相环宏模块altpll以输入时钟信号作为参考信号实现锁相,从而输出若干个同步倍频或者分频的片内时钟信号。与直接来自片外的时钟相比,片内时钟可以减少时钟延迟,减小片外干扰,还可改善时钟的建立时间和保持时间,是系统稳定工作的保证。不同系列的芯片对锁相环的支持程度不同,但是基本的参数设置大致相同,下面便举例说明altpll的应用。(1)输入altpll宏功能模块选择芯片和设置参考时钟 锁相环控制信号设置 输入时钟设置 (2)编译和仿真锁相环电路功能仿真波形 存储模块库 存储器模块设计举例 ROM(Read Only Memory,只读存储器)是存储器的一种,利用FPGA可以实现RO

7、M的功能,但其不是真正意义上的ROM,因为FPGA器件在掉电后,其内部的所有信息都会丢失,再次工作时需要重新配置。 Quartus II提供的参数化ROM是lpm_rom,下面用一个乘法器的例子来说明它的使用方法,这个例子使用lpm_rom构成一个4位4位的无符号数乘法器,利用查表方法完成乘法功能。数据线、地址线宽度设置 控制端口设置 添加.mif文件 如下图所示就是基于ROM实现的4位4位的无符号数乘法器电路图,其参数设置为:LPM_WIDTH=8LPM_WIDTHAD=8LPM_FILE=mult_rom.mif仿真结果4.4.2 Maxplus2库 Maxplus2库主要由74系列数字集

8、成电路组成,包括时序电路宏模块和运算电路宏模块两大类,其中时序电路宏模块包括触发器、锁存器、计数器、分频器、多路复用器和移位寄存器,运算电路宏模块包括逻辑预算模块、加法器、减法器、乘法器、绝对值运算器、数值比较器、编译码器和奇偶校验器。 对于这些小规模的集成电路,在数字电路课程中有详细的介绍,其调入方法与Megafunction库中的宏模块相同,只是端口和参数无法设置。 计数器74161设计举例 模10计数器仿真结果4.4.3 Primitives库 缓冲器库 引脚库 存储单元库 逻辑门库 其他模块 4-1 基于Quartus II软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,

9、设计一个4分频和8分频电路,做波形仿真。 。4-2 基于Quartus II软件,用7490设计一个能计时(12小时)、计分(60分)和计秒(60秒)的简单数字钟电路。设计过程如下:(1)先用Quartus II的原理图输入方式,用7490连接成包含进位输出的模60的计数器,并进行仿真,如果功能正确,则将其生成一个部件;(2)将7490连接成模12的计数器,进行仿真,如果功能正确,也将其生成一个部件;(3)将以上两个部件连接成为简单的数字钟电路,能计时、计分和计秒,计满12小时后系统清0重新开始计时。(4)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,能随意调整小时、分钟信号,增

10、加整点报时功能等。 习 题 4-3 基于Quartus II软件,用74161设计一个模99的计数器,个位和十位都采用8421BCD码的编码方式设计,分别用置0和置1两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。 4-4 基于Quartus II软件,用7490设计一个模71计数器,个位和十位都采用8421BCD码的编码方式设计,完成原理图设计输入、编译、仿真和下载整个过程。 4-5 基于Quartus II,用74283(4位二进制全加器)设计实现一个8位全加器,并进行综合和仿真,查看综合结果和仿真结果。 习 题 4-6 基于Quartus II,用74194(4位双向移位寄存器)设计一个“00011101”序列产生器电路,进行编译和仿真,查看仿真结果。 4-7 基于Quartus II软件,用D触发器和适当的门电路实现一个输出长度为15的m序列产生器,进行编译和仿真,查看仿真结果。 习 题 4-8 采用Quartus II软件的宏功能模块lpm_counter设计一个模60加法计数器,进行编译仿真,查看仿真结果。4-9 采用Quartus II软件的宏功能模块lpm_rom,用查表的方式设计一个实现两个8位无符号数加法的电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论