




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、西安电子科技大学网络与继续教育学院电子设计自动化模拟考试题(五)(考试形式90分钟)题号一二三四五总分题分得分一 填空题(每题2分,合计20分)1. 以EDA方式实现的电路设计文件,最终可以编程下载到或芯片中,完成硬件设计和验证。2. 若在MAX plus II集成环境下,执行原理图输入设计法,应选择方式。3. 设计项目的验证方法有功能仿真、和。4. 自顶向下设计过程中,描述器件总功能的模块一般称为;而描述器件一部分功能的模块一般称为。5. VHDL语言的三种常用的模型描述方法为、和数据流描述。6. 执行MAX plus II的“T iming Analyzer”命令,可以_设计电路输入与输出
2、波形间的延时量。7. 并行信号赋值语句的三种形式是、条件信号赋值语句和。8. 目前最常用的两种复杂PLD器件是和FPGA。9. Verilog-HDL语言是一种结构化设计语言,一个设计实体(电路模块)包 括与两部分。10. MAX plus II软件支持的设计方式有、文本输入、和符号输入等不同的编辑方式。二 选 择(每题2分,合计20分)1. 一般把EDA技术发展分为 ( )个阶段(A) 2 (B) 3 (C) 4 (D) 52. 将设计的系统或电路按照EDA开发软件要求的某种形式表示出来,并送入计算机的过程称为( )。(A) 设计的输入 (B) 设计的输出 (C) 仿真(D)综合3. 嵌套使
3、用if 语句,其综合结果可实现( )。(A) 带优先级且条件相与的逻辑电路 (C) 三态控制电路 为您推荐(B) 条件相或的逻辑电路 (D) 双向控制电路 4. 下列标识符中,( )是不合法的标识符。(A) State0 (B) 7moon (C) Not_Act_0 (D) signal1 5. 进程中的变量赋值语句,其变量更新是( )。(A) 立即完成 (B) 按顺序完成 (C) 在进程的最后完成 (D) 都不对 6. 下列基于EDA软件的FPGA/CPLD设计流程中,正确的( )。(A) 原理图/HDL文本输入适配综合功能仿真编程下载硬件测试 (B) 原理图/HDL文本输入功能仿真综合适
4、配编程下载硬件测试 (C) 原理图/HDL文本输入功能仿真综合编程下载适配硬件测试 (D) 原理图/HDL文本输入功能仿真适配编程下载综合硬件测试 7. FPGA的可编程主要是基于什么结构:( )(A) 查找表(LUT) (B) ROM可编程 (C) PAL可编程 (D) 与或阵列可编程 8. VHDL语言支持四种常用库,其中那个库是用户的VHDL设计现行工作库( )。(A) ieee 库 (B) VITAL库 (C) STD库 (D) WORK工作库 9. 在Max Plus II集成环境下为图形文件产生一个元件符号的主要用途是( )。(A) 仿真 (B) 编译 (C) 综合 (D) 被高层
5、次电路设计调用 10. 自顶向下设计过程中,描述器件总功能的模块一般称为( )。(A) 底层设计 (B) 顶层设计 (C) 完整设计 (D) 全面设计 三名词解释(每题4分 合计20分)1. SOC 2. VHDL3. UART 4. IEEE 5. GAL四 简 答(每题5分, 合计20分)1. EDA技术的主要特征是什么?2. 一个设计实体由哪几个基本部分组成?它们的作用如何?3. 说明VHDL语言中Signal与Variable的区别?4. FLEX10K系列的FPGA结构由哪几部分组成?每部分实现什么功能? 五设计题(每题10分, 合计20分)1. VHDL语言编写半加器。2. VHD
6、L语言编写2输入或非门模拟考试题(五)参考答案一 填空题(每题2分,合计20分)1. FPGA CPLD2. 图形编辑3. 时序仿真 定时分析4. 顶层设计 底层设计5. 行为描述 结构描述 6. 精确测量7. 简单信号赋值语句 选择信号赋值语句8. CPLD9. 实体 结构体10. 图形输入 波形输入二选择题(每小题2分,共20分)1-5 B A AB A6-10 B A D D B三名词解释(每题4分,共20分)1. SOC 单芯片系统2. VHDL 超高速集成电路硬件描述语言3. UART 串口(通用异步收发器)4. ieee 电子电器工程师协会5. GAL 通用阵列逻辑四简答题(每小题
7、4分,共8分)1. EDA技术的主要特征是什么?答:自顶向下的设计方法;采用硬件描述语言;高层综合优化;并行工程;开放性和标准化。2. 一个设计实体由哪几个基本部分组成?它们的作用如何?答:(1)库与程序包部分:使实体所用资源可见; (2)实体部分:设计实体的外部特征描述; (3)结构体部分:设计实体的内部电路结构或功能描述。3. (1)信号的赋值至少有延迟,而变量赋值没有延迟。(2)信号有许多相关信息,而变量只有当前值。(3)作用范围不同。(4)信号是硬件连线的抽象,而变量无类似的对应关系。(5)变量的值可以传给信号,而信号的值不能传给变量。4. PLD器件的编程模式可以分为两大类主模式和从
8、模式。主模式是由起主导作用的PLD器件引导编程操作过程。而从模式由计算机、微处理器或其它主导可编程逻辑器件控制编程的过程。五设计题(每小题10分,合计20分)1. 半加器程序如下:LIBRARY ieee;use ieee.std_logic_1164.all;entity half is port (a, b : IN std_logic;s, co: out std_logic);end half;architecture half1 of half is signal c, d :std_logic;begin c=a or b;d=a nand b;co=not d;s=c and d;end half1;2. 2输入或非门程序如下:LIBRARY ieee;use ieee.std_logic_1164.all;en
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 国际结算流动资金贷款合同样本
- 鞋类定制加工合同范本
- 农村集体土地承包合同版
- 试验检测技术服务合同模板
- 电力调度合同协议
- 化工原料采购合同格式范本
- 新建住房分期付款合同
- 甲乙丙三方租赁合同补充协议
- 搬家行业安全生产与事故预防考核试卷
- 危险品仓储安全操作规程优化考核试卷
- 2024中考英语1500词汇默写汇总表练习(含答案)
- 2024届高三英语作文复习写作专项读后续写:帮我修车的墨西哥一家人(人性之光)任务单学案
- 2022年四川省绵阳市中考语文真题
- 麦琪的礼物全面英文详细介绍
- 使用智能手机教程文档
- 数字资产培训课件
- (医院安全生产培训)课件
- 大档案盒正面、侧面标签模板
- 幼儿园优质公开课:中班数学《到艾比家做客》课件
- 部编人教版历史八年级下册《三大改造》省优质课一等奖教案
- 水轮机调速器现场调试
评论
0/150
提交评论