直流变换器课程设计报告_第1页
直流变换器课程设计报告_第2页
直流变换器课程设计报告_第3页
直流变换器课程设计报告_第4页
直流变换器课程设计报告_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-. z.目录第一章设计概要 1.1 技术参数 1.2 设计要求电路根本概述.电力总体设计方案.电力总体设计方案3.1 电路的总设计思路3.2电路的设计总框图 BUCK 主电路设计4.1 Buck变换器主电路原理图4.2 Buck变换器电路工作原理图4.3 主电路保护过电压保护4.4 Buck变换器工作模态分析4.5 主电路参数分析控制电路5.1 控制带你撸设计方案选择5.2 SG3525控制芯片介绍5.3 SG3525各引脚具体功能5.4 SG3525内部构造及工作特性5.5 SG3525构成的控制电路单元电路图驱动电路原理与设计6.1 驱动电路方案设计与选择6.2 驱动电路工作分析附录设计

2、心得第一章设计概要1.1 技术参数:输入直流电压 Vin=25V,输出电压 Vo=10V,输出电流 Io=0.5A,最大输出纹波电压 50mV,工作频率 f=30kHz。1.2 设计要求:设计主电路,建议主电路为:采用 BUCK 变换器,大电容滤波,主功率管用 MOSFET;2选择主电路所有图列元件,并给出清单;设计 MOSFET 驱动电路及控制电路;绘制装置总体电路原理图,绘制: MOSFET 驱动电压、 BUCK 电路中各元件的电压、电流以及输出电压波形波形汇总绘制,注意对应关系;编制设计说明书、设计小结。第二章电路根本概述直流斩波电路DC Chopper的功能是将直流电变为另一固定电压或

3、可调电压的直流电,也称为直接直流-直流变换器DC/DC Converter。直流斩波电路一般是指直接将直流电变为另一直流电的情况,输入与输出不之间不隔离。直流斩波电路的种类较多,包括 6 种根本斩波电路:降压斩波电路,升压斩波电路,升降压斩波电路,Cuk 斩波电路,Sepic 斩波电路和 Zeta 斩波电路。Buck 电路作为一种最根本的 DC/ DC 拓扑,构造比拟简单,输出电压小于输入电压,广泛用于各种电源产品中。根据对输出电压平均值进展调制的方式不同,斩波电路可以分为脉冲宽度调试、频率调制和混合型三种控制方式,Buck 电路的研究对电子产品的开展有着重要的意义。 MOSFET 特点是用栅

4、极电压来控制漏极电流,驱动电路简单,需要的驱动功率小,开关速度快,工作频率高,热稳定性优于 GTR,但其电流容量小,耐压低,一般只适用于功率不超过 10kW 的电力电子装置。功率 MOSFET 的种类:按导电沟道可分为P沟道和 N 沟道。按栅极电压幅值可分为;耗尽型;当栅极电压为零时漏源极之间就存在导电沟道,增强型;对于 NP沟道器件,栅极电压大于小于零时才存在导电沟道,功率 MOSFET 主要是 N 沟道增强型。第三章.电力总体设计方案3.1 电路的总设计思路Buck 变换器电路可分为三个局部电路块。分别为主电路模块,控制电路模块和驱动电路模块。主电路模块,由 MOSFET 的开通与关断的时

5、间占空比来决定输出电压 u。的大小。控制电路模块,可用 SG3525 来控制 MOSFET 的开通与关断。驱动电路模块,用来驱动 MOSFET。 3.2 电路设计总框图电力电子器件在实际应用中,一般是有控制电路,驱动电路,保护电路和以电力电子器件为核心的主电路组成一个系统。有信息电子电路组成的控制电路按照系统的工作要求形成控制信号,通过驱动电路去控制主电路中电力电子器件的导通或者关断,来完成整个系统的功能。因此,一个完整的降压斩波电路也应该包括主电路,控制电路,驱动电路和保护电路致谢环节。根据降压斩波电路设计任务要求设计主电路、控制电路、驱动及保护电路,设计出降压斩波电路的构造框图如下列图所示

6、。第四章 BUCK 主电路设计4.1 Buck 变换器主电路原理图降压斩波电路的原理图以及工作波形如图 3.1 所示。该电路使用一个全控型器件 V,图中为 MOSFET。为在 MOSFET 关断时给负载中电感电流提供通道,设置了续流二极管 VD。斩波电路主要用于电子路的供电电源,也可拖动直流电动机或带蓄电池负载等。4.2 Buck 变换器电路工作原理图直流降压斩波电路使用一个全控型的电压驱动器件 MOSFET,用控制电路和驱动电路来控制 MOSFET 的导通或关断。当 t=0 时 MOSFET 管被鼓励导通,电源 U 向负载供电,负载电压为 Uo=U,负载电流 io 按指数曲线上升;当 t=t

7、1 时控制 MOSFET 关断负载电流经二极管 VD 续流负载电压 Uo 近似为零,负载电流呈指数曲线下降。为了使负载电流连续且脉动小通常使串联的电感L 较大。电路工作时的波形图如图 4.2 所示。 4.3 主电路保护过电压保护本次设计的电路要求输出电压为 12V,所以当输出电压设定时,一旦出现过电压,为了保护电路和期间,应立刻将电路断开,及关断MOSFET 的脉冲,使电路停顿工作。以为芯片 SG3525 的引脚 10 端为外部关断信号输入端,所以可以利用 SG3525 的这个特点进展过电压保护。当引脚 10 端输入的电压等于或超过 8V 时,芯片将立刻锁死,输出脉冲将立即断开。所以可以从输出

8、电压中进展电压取样,并将取样电压通过比拟器输入 10 端实现电压保护。,从而过电压保护电路图如下所示: 4.4 Buck 变换器工作模态分析在分析 Buck 变换器之前,做出以下假设:开关管 V、二极管 VD 均为理想器件;电感、电容均为理想元件;电感电流连续;当电路进入稳态工作时,可以认为输出电压为常数。当输入脉冲为高电平,即在 ton时段内,V 导通,此时二极管 VD 反偏截止,如下列图 4.3.1 所示。通过电感 L 的电流随时间不断增大,电源 U 向负载 R 提供功率,同时对电容 C 充电。在电感 L 上将产生极性为左正右负的感应电动势,储存磁场能量。假设储能电感 L 足够大,其时间常

9、数远大于开关的周期,流过储能电感的电流 IL可近似认为是线性的,并设开关 MOS 管 V 及续流二极管都具有理想的开关特性,它们正向降压都可以忽略式中起始值 ILv是 V 导通前流过 L 的电流。当 t=ton时,V 导通 L 中的电流到达最大值当输入脉冲为低电平,即在 toff时段内,V 截止,电路相当于 V 断开,如下列图 4.3.2 所示。此时,由电感 L 中的电流将减小,为了阻止电流 I0的减小,在其上将产生极性为左负右正的感应电动势,这时二极管 VD 正偏导通,为电感电流提供通路。电感将释放磁能,一方面继续给负载 R 供电,另一方面对电容 C 充电,把一局部磁能转化为电容中的电场能。

10、当电感电流下降到*一较小的数值时,电容 C 开场对负载放电,以维持负载所需的电流。当电路工作于稳态时,负载电流在一个周期内的初值与终值为相等的(下面插入图片4.3.2)式中起始值 ILP为 V 截止前流过的电流。t=toff时,V 截止,L 中的电流下降到最小值当电路工作在稳态时,联系上式解得:由以上分析可得,负载电压的平均值为:上式中, ton为 V 处于导通状态的时间,toff为 Q 处于断开状态的时间; T 为开关周期,即 T=ton +toff;D 为导通占空比,即 D=ton/T;V1 为电源电压。由该公式可知,负载电压的平均值 V2 的大小由导通占空比和电源电压决定。在电源电压不变

11、的情况下,其大小可由调节占空比来改变,且随着占空比的增大而增大,随着占空比的减小而减小由于占空比 0D1,即 V2V1,输出电压小于输入电压,因此将该电路称为降压斩波电路。负载电流平均值为: IO= R V2 上式中,R 为负载电阻。假设负载中的 L 的值较小,则在 Q 关断后,可能会出现负载电流断续的情况。为了保证电流连续,要求串接的电感 L 值足够大 MOSFET 在开通与截止下的电感电容波形图:4.4 主电路参数分析主电路中需要确定参数的元器件有直流电源、MOSFET、二极管、电感、电容、电阻确实定,其参数确定如下:电源要求输入电压为 42V。 (2)电阻因为当输出电压为 12V 时,输

12、出电流为 3A。所以由欧姆定律 R=U0/I0,可得负载电阻值为 4 欧姆.MOSFET 由图 4.3.2 易知当 MOSFET 截止时,回路通过二极管续流,此时 MOSFET 两端承受最大正压为 42V;而当=1 时,MOSFET 有最大电流,其值为 3A。故需选择 Vdss=100V,Id=9.2A 的 IRF520 二极管其承受最大反压 42V,其承受最大电流趋近于 3A,考虑 2 倍裕量,故需选择 UN84V,IN6A 的二极管,选用 MUR820 (5)电感根据 Buck 变换器的性能指标要求及 Buck 变换器输入输出电压之间的系求出关占空比 D= 12V/42V=0.29 (6)

13、开关频率 f=100KHz (7)电容设计要求最大输出纹波电压 50mV.)输出滤波电容的耐压值决定于输出电压的最大值,一般比输出电压的最大值高一些,但不必高太多,以降低本钱。由于最大输出电压为 12V,则电容的耐压值为 15V。第五章控制电路 5.1 控制电路设计方案选择控制电路需要实现的功能是产生控制信号,用于控制斩波电路中主功率器件的通断,通过对占空比的调节到达控制输出电压大小的目的。斩波电路有三种控制方式: 1.保持开关周期 T 不变,调节开关导通时间 ton,称为脉冲宽度调制或脉冲调宽型; 2.保持导通时间不变,改变开关周期 T,成为频率调制或调频型; 3.导通时间和周期 T 都可调

14、,是占空比改变,称为混合型。因为斩波电路有这三种控制方式,又因为 PWM 控制技术应用最为广泛,所以采用 PWM 控制方式来控制 MOSFET 的通断。PWM 控制就是对脉冲宽度进展调制的技术。这种电路把直流电压斩成一系列脉冲,改变脉冲的占空比来获得所需的输出电压。改变脉冲的占空比就是对脉冲宽度进展调制,只是因为输入电压和所需要的输出电压都是直流电压,因此脉冲既是等幅的,也是等宽的,仅仅是对脉冲的占空比进展控制。对于控制电路的设计其实可以有很多种方法,可以通过一些数字运算芯片如单片机、CPLD 等等来输出 PWM 波,也可以通过特定的 PWM 发生芯片来控制。因为题目要求输出电压连续可调,所以

15、我选用一般的 PWM 发生芯片来进展连续控制。对于 PWM 发生芯片,我选用了 SG3525芯片,其引脚图如图4.1所示,它是一款专用的 PWM 控制集成电路芯片,它采用恒频调宽控制方案,内部包括精细基准源、锯齿波振荡器、误差放大器、比拟器、分频器和保护电路等。5.2 SG3525控制芯片介绍1工作电压*围:8-35v。2 5.1V 微调基准电源振荡器频率工作*围:100Hz-500kHz。4具有振荡器外部同步功能5死区时间可调。6内置软启动电路。7具有输入欠电压锁定功能。8具有 PWM 锁存功能,制止多脉冲。9逐个脉冲关断。10双路输出灌电流/拉电流:Ma(峰值)其11和14脚输出两个等幅、

16、等频、相位互补、占空比可调的 PWM 信号。脚6、脚7 内有一个双门限比拟器,内设电容充放电电路,加上外接的电阻电容电路共同构成 SG3525 的振荡器。振荡器还设有外同步输入端(脚3)。脚1 及脚2 分别为芯片内部误差放大器的反相输入端、同相输入端。该放大器是一个两级差分放大器。根据系统的动态、静态特性要求,在误差放大器的输出脚9和脚1之间一般要添加适当的反应补偿网络,另外当10脚的电压为高电平时,11和14脚的电压变为10 输出。5.3 SG3525各引脚具体功能:引脚 1:误差放大器反向输入端。在闭环系统中,该引脚接反应信号。在开环系统中,该端与补偿信号输入端引脚 9相连,可构成跟随器。

17、引脚 2:误差放大器同向输入端。在闭环系统和开环系统中,该端接给定信号。根据需要,在该端与补偿信号输入端之间接入信号不同的反应网络。引脚 3:振荡器外接同步信号输入端。该端接外部同步脉冲信号可实现与外电路同步。4引脚 4:振荡器输出端。引脚 5:振荡器定时电容接入端。引脚 6:振荡器定时电阻接入端。引脚 7:振荡器放电端。该端与引脚 5 之间外接一只放电电阻,形成放电回路。引脚 8:软启动电容接入端。引脚 9:PWM 信号输入端。引脚 10:外部关断信号输入端。11引脚 11:输出端 A。12引脚 12:信号地。13引脚 13:输出级偏置电压接入端。14引脚 14:输出端 B。15引脚 15:

18、偏置电源接入端。16引脚 16:基准电源输出端。5.4 SG3525 内部构造和工作特性基准电压调整器基准电压调整器是输出为 5.1V,50mA,有短路电流保护的电压调整器。它供电给所有内部电路,同时又可作为外部基准参考电压。假设输入电压低于 6V 时,可把 15、16 脚短接,这时 5V 电压调整器不起作用。振荡器3525A 的振荡器,除 CT、RT 端外,增加了放电 7、同步端 3。RT 阻值决定了内部恒流值对 CT 充电,CT 的放电则由 5、7 端之间外接的电阻值 RD 决定。把充电和放电回路分开,有利于通过 RD 来调节死区的时间,因此是重大改良。这时 3525A 的振荡频率可表为:

19、式中:CT, RT分别是与脚5、脚6相连的振荡器的电容和电阻;dR 是与脚7相连的放电端电阻值。根据任务要求需要频率为100kHz,所以由上式可取 CT=1F,RT=10,RD=1。可得 f=100kHz.在 3525A 中增加了同步端 3 专为外同步用,为多个 3525A 的联用提供了方便。同步脉冲的频率应比振荡频率 fS 要低一些。 (3) 误差放大器误差放大器是差动输入的放大器。它的增益标称值为 80dB,其大小由反应或输出负载决定,输出负载可以是纯电阻,也可以是电阻性元件和电容的元件组合。该放大器共模输入电压*围在 1.83.4V,需要将基准电压分压送至误差放大器 1 脚正电压输出或

20、2 脚负电阻输出。 3524 的误差放大器、电流控制器和关闭控制三个信号共用一个反相输入端,3525A 改为增加一个反相输入端,误差放大器与关闭电路各自送至比拟器的反相端。这样防止了彼此相互影响。有利于误差放大器和补偿网络工作精度的提高。闭锁控制端 10 利用外部电路控制 10 脚电位,当 10 脚有高电平时,可关闭误差放大器的输出,因此,可作为软起动和过电压保护等。 (5) 有软起动电路比拟器的反相端即软起动控制端 8,端 8 可外接软起动电容。该电容由内部 V ref 的 50A 恒流源充电。到达 2.5V 所经的时间为点空比由小到大50变化。增加 PWM 锁存器使关闭作用更可靠比拟器脉冲

21、宽度调制输出送到 PWM 锁存器。锁存器由关闭电路置位,由振荡器输出时间脉冲复位。这样,当关闭电路动作,即使过流信号立即消失,锁存器也可维持一个周期的关闭控制,直到下一周期时钟信号使倘存器复位为止。另外,由于 PWM 锁存器比照拟器来的置位信号锁存,将误差放大器上的噪音、振铃及系统所有的跳动和振荡信号消除了。只有在下一个时钟周期才能重新置位,有利于可靠性提高。增设欠压锁定电路电路主要作用是当 IC 块输入电压小于 8V 时,集成块内部电路锁定,停顿工作其准源及必要电路除外,使之消耗电流降到很小约 2mA。 (8)输出级由两个中功率 NPN 管构成,每管有抗饱和电路和过流保护电路,每组可输出 1

22、00mA。组间是相互隔离的。电路构造改为确保其输出电平或者是高电平或者是低电平的一个电平状态中。为了能适应驱动快速的场效应功率管的需要,末级采用推拉式电路,使关断速度更快。11 端或 14 端的拉电流和灌电流,达 100mA。在状态转换中,由于存在开闭滞后,使流出和吸收间出现重迭导通。在重迭处有一个电流尖脉冲,其持续时间约 100ns。使用时 VC 接一个 0.1f 电容可以滤去尖峰。另一个缺乏处是吸电流时,如负载电流到达 50mA 以上时,管饱和压降较高约 1V。 5.5 SG3525 构成的控制电路单元电路图第六章驱动电路原理与设计6.1 驱动电路方案设计与选择:该驱动局部是连接控制局部和

23、主电路的桥梁,该局部主要完成以下几个功能:(1)提供适当的正向和反向输出电压,使 MOSFET 可靠的开通和关断;(2)提供足够大的瞬态功率或瞬时电流,使 MOSFET 能迅速建立栅控电场而导通;(3)尽可能小的输入输出延迟时间,以提高工作效率;(4) 足够高的输入输出电气隔离性能,使信号电路与栅极驱动电路绝缘;(5)具有灵敏的过流保护能力。针对以上几个要求,对驱动电路进展以下设计。针对驱动电路的隔离方式:采用磁耦隔离,最常用的是用时变压器隔离,即通过一次侧和二次侧的磁耦联系将电路隔开,从而取到电气隔离的作用。这种方法的优点是简单,不需要外接电源对器件进展驱动,且传递的效率很高。 10 1 1

24、uf 但同时缺点也很明显,首先磁耦隔离只能用于交流电路,直流电路无效,其次变压器的体积较大,不利于集成。 (2)采用光电耦合式驱动电路,该电路双侧都有源。其提供的脉冲宽度不受限制,较易检测 MOSFET 的电压和电流的状态,对外送出过流信号。另外它使用比拟方便,稳定性比拟好。但是它需要较多的工作电源,其对脉冲信号有1s 的时间滞后,不适应于*些要求比拟高的场合。由于这次设计的电路是直流电路,且要求不是很高,所以选择光耦隔离。 6.2 驱动电路工作分析:驱动电路的电路图如图6.2所示:如图6.2所示,MOSFET 降压斩波电路的驱动电路提供电气隔离环节。光耦合器由发光二极管和光敏晶体管组成,封装在一个外壳内。本电路中采用的隔离方法是,先加一级光耦隔离,再加一级推挽电路进展放大。采用推挽电路进展放大的原因是因为驱动 MOSFET 的电压约为10V 左右,而 SG3525芯片提供的电压只有5V 左右,直接连入无法驱动 MOSFET。并且推挽式电路简单实用,故用推挽式进展电压放大。第七章附录元器件清单器件名称规格与型号数量直流电源42V1电阻1/4/10/20/1k/2k/10k()1/1/2/1/3/1/1电容1/15/10uf1/1/1MOSFETIRF5201续流二极管M

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论