


下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、关于信号上升时间和传输延时的关系2011-05-3122:333278人阅读评论(2)一般来说,当传输线很短时,传输延时在一定的范围内,此时虽然仍然存在反射的波形在信号的上升沿之内,则从波形看,没有大的影响,但究竟传输延时短到什么程度才算spice果。图1为仿真电路图信号上升时间1ns1V阻抗为10欧姆。T1V1Td=0.2nZ0=50X7VPULSE(O11ns1n1n200n300n1)七.tran30ns图1仿真电路图1Td=40%Tr(Tr上升时间Td传输延时)2Td=40%Tr2Td=30%Tr(Tr上升时间Td传输延时)图3Td=30%Tr,开路终端波形3、Td=20%Tr(Tr为
2、上升时间,Td为传输延时),开路终端波形。此时的过冲约为).11V,为信号幅度的11%。图4Td=20%Tr,开路终端波形4、Td=10%Tr(Tr为上升时间,Td为传输延时),开路终端波形。图5Td=10%Tr,开路终端波由仿真可知,信号的过冲和传输线的时延有关,信号完整性分析中描述说,“当传输线延时Td信号上升时间的20%时,就要开始考虑由于导线没有终端端接而产生的振铃噪声。当时延大于上升时间的20%时,振铃会影响电路功能,必须加以控制,否则这是造成信号完整性问题的隐患。吐过d20%信号的上升时间,振铃噪声可以忽略,传输线不需要终端匹配。”所以,又出现了无敌的经验法则:为了避免信号完整性问题,没有端接的传输线的最大长度为,LenTr(Tr表示信号上升时间,Len的单位为in)换算成mil就是乘个1000。很悲剧的是,在目前的高速电路中,信号的上升时间已经小于0.25ns,所以Len为0.25in,般来说,PCB上走线的距离很容易大于这个值,所以,必须对电路进行端接设计。书中无敌的经验法则还有几条
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论