计算机组成原理复习题_第1页
计算机组成原理复习题_第2页
计算机组成原理复习题_第3页
计算机组成原理复习题_第4页
计算机组成原理复习题_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理复习题、选择题1. 冯诺依曼机工作方式的基本特点是(B)。A多指令流单数据流B、按地址访问并顺序执行指令G堆栈操作D、存储器按内容选择地址2. 定点小数反码x反=xo.xi乂口表示的数值范围是(C)。A-1+2-nx1-2-nB、-1+2-nx1-2-nC-1+2-nx1-2-nD-1+2-nx1-2n3. 下列不属于计算机系统软件的是(D)。A、WindowsXPB、DOSC、VistaD、Photoshop4. 在定点二进制运算器中,减法运算一般通过(D)来实现。A、原码运算的二进制减法器B、补码运算的二进制减法器G原码运算的十进制加法器D、补码运算的二进制加法器5. 两个补

2、码数相加,在最高位相同时会有可能产生溢出,在最高位不同时(C)。A、有可能产生溢出B、会产生溢出G一定不会产生溢出D不一定会产生溢出6. 通常情况下,下列存储器哪一个速度最快(A)。A、CacheB、磁盘C、主存D、磁带7. 半导体静态存储器SRAM的存储原理是(A)。A依靠双稳态电路B、依靠定时刷新G依靠读后再生D、信息不再变化8. 关于原码、反码、补码,下列正确的一项是(C)。A、补码=反码+1B、反码二除符号位以外的各位取反G正数的原码、反码、补码相同D-7的补码是011110019. 如果一个高速缓存系统中,主存的容量为12MBcache的容量为400KB则该存储系统的总容量为(B)。

3、A、12MB400KBB、12MBC、400KBD、12MB-400KB10. 主存贮器和CPU间增加Cache的目的是(A)。A、解决CPUS主存之间的速度匹配问题R扩大主存贮器容量G扩大CPUt通用寄存器的数量D既扩大主存贮器容量,又扩大CPUt通用寄存器的数量11. 哪一项不是计算机硬件的主要性能指标(C)。A、机器字长B、运算速度C、存取周期D、存储容量12. 假设寄存器R中的数值为200,主存地址为200和300的地址单元中存放的内容分别是300和400,则什么方式下访问到的操作数为200(D)。A、直接寻址200B、寄存器间接寻址(R)G存储器间接寻址(200)D、寄存器寻址(R)

4、13. 某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是(D)A、064MBB、032MBC、032MD、064M14.采用直接寻址方式,则操作数在(A)。A、主存中B、寄存器中C、直接存取存储器中D、光盘中15. 零地址指令的操作数一般隐含在(C)中。A、磁盘R磁带C、寄存器D光盘16. CRT勺分辨率为1024X1024像素,像素的颜色数为256,则刷新存储器的容量为(B)。A、512KBB、1MBC、256KBD、2MB17. 指令寄存器的位数取决于(B)。A存储器的容量B、指令字长C、机器字长D、存储字长18. 立即寻址是指(D)。A、指令字中的形式地址就是操作

5、数的真实地址R指令字中不明显给出操作数的地址G指令字中的形式地址指出操作数有效地址所在的存储单元地址D操作数本身设置在指令字中19. 微程序控制器中,机器指令与微指令的关系是(B)。A、每一条机器指令由一条微指令来执行R每一条机器指令由一段用微指令编成的微程序来解释执行G一段机器指令组成的程序可由一条微指令来执行D一条微指令由若干条机器指令组成20. 下列哪一项不属于半导体存储芯片的基本结构(B)。A存储矩阵B、集成电路C、译码驱动D、读/写电路21. 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(?B)计算机。A、并行B、冯诺依曼C、智能D、用行22. 一个n

6、+1位整数原码的数值范围是(D)。A.-2n+1x2n-1B.-2n+1x2n-1C.-2n+1x2n-1D.-2n+1x2n-123. 下列哪一项不属于系统软件(D)。A、标准程序库B、数据管理系统C、操作系统D、事务管理程序24. 以下有关运算器的描述,(C)是正确的。A、只做加法运算B、只做算术运算C、算术运算与逻辑运算D、只做逻辑运算25. 若采用双符号位补码运算,运算结果的符号位为01,则(B)。A、产生了负溢出(下溢)R产生了正溢出(上溢)C、结果正确,为正数D、结果正确,为负数26. 使用DM般术的目的是(C)。A、解决CPLW主存之间的速度匹配问题B、I/O设备相互之间可实现并

7、行工作C、解放CPU提高资源利用率D可实现低速I/O设备与主存直接交换信息27. 动态存储器的特点是(D)。A、工作中存储内容会产生变化B、工作中需要动态改变访存地址G工作中需要动态地改变供电电压D需要定期刷新每个存储单元中存储的信息28. 某计算机主存的存储容量为256MB则按字节寻址的范围为(B)。A、0256MBB、0256MC、064MD、064MB29. 用2条8位的数据总线传输64位二进制代码,需要传几次(B)A、8次B、4次C、1次D、2次30. 假设某计算机白存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中,访问Cache缺失(未命中)50次,则Cache的

8、命中率是(D)。A、5%B、%C、50%D、95%31. 隐含寻址是指(B)。A、指令字中的形式地址就是操作数的真实地址R指令字中不明显给出操作数的地址G指令字中的形式地址指出操作数有效地址所在的存储单元地址DX操作数本身设置在指令字中32. 某存储器容量为32Kx16位,则(C)。A地址线为16根,数据线为32根B、地址线为32根,数据线为16根G地址线为15根,数据线为16根D、地址线为15根,数据线为32根33. CPlfr跟踪指令后继地址的寄存器是(B)。A地址寄存器B、程序计数器C、指令寄存器D、通用寄存器34. 为了缩短指令中某个地址段的位数,有效的方法是采取(D)。A、立即寻址B

9、、变址寻址C、间接寻址D、寄存器寻址35. 寄存器间接寻址方式中,操作数处在(?B)。A、通用寄存器B、主存单元C、程序计数器D、堆栈36. 下列哪一项不是计算机解题的基本步骤(D)。A、编写源程序B、翻译成机器语言程序C、运行D、建立控制信号37. 指令周期是指(C)。A、CPUA主存取出一条指令的时间BCPLM行一条指令的时间GCPUA主存取出一条指令加上执行一条指令的时间D时钟周期时间38. 下列关于重合法译码驱动方式的叙述中,错误的是(A)。A、重合法仅需要X译码驱动器R重合法每次选中的是一个存储单元G被选中的存储单元由X、Y两个方向的地址决定D重合法适合于容量较大的存储芯片39. 关

10、于原码、补码、反码,下列说法错误的是(D)。A、正数的补码是正数本身R负数的补码是原码的除符号位以外“求反加1”G正数的反码是正数本身D负数的反码是原码的“每位求反”40. 采用DMAf式传送数据时,每传送一个数据,就要占用一个(C)的时间。A、指令周期B、机器周期G存储周期D、总线周期41. 电子计算机问世至今,新型机器不断推陈出新,不管怎么更新,依然具有“存储程序”的特点,最早提出这种概念的是(B)。A、巴贝奇B、冯?诺依曼C、帕斯卡D、贝尔42. n+1位的定点小数,其补码表示的是(A)。A、-1x1-2-nB、-1x01-2-nC-1x1-2nD、-1x1-2n43. 直接寻址是指(A

11、)。A、指令字中的形式地址就是操作数的真实地址R指令字中不明显给出操作数的地址G指令字中的形式地址指出操作数有效地址所在的存储单元地址D操作数本身设置在指令字中44. 运算器的核心功能部件是(B)。A数据总线B、ALUC、状态条件寄存器D、通用寄存器45. 若采用双符号位,则发生正溢的特征是:双符号位为(B)。A、00B、01C、10D、1146. 存取周期是(A)。A、存储器进行连续两次独立存储器操作所需要的最小时间问隔R存储器的访问时间G启动一次存储器操作到完成该操作所需的全部时间D存储器接受到有效地址开始到完成存储器操作为止的时间47. 在机器数(B)中,零的表示形式是唯一的。A、原码B

12、、补码C、移码D、反码48. 按照连接部件不同,将总线分为(A)。A、片内总线、系统总线、控制总线B、串行总线、并行总线G计算机总线、测控总线D、8位、16位、32位总线49. 某DRAMK片存储容量为512X8位,该芯片地址线和数据线的数目是(D)A、8,512B、512,8C、18,8D、19,850. 在总线判优方式中,独立请求方式的缺点是(B)。A、对电路故障敏感B、控制线数多,总线控制复杂G使用计数器D、控制不灵活51. CPU!过指令访问虚拟存储器所用的程序地址叫做(C)。A、实存地址B、物理地址C、逻辑地址D、真实地址52. 在CPU勺寄存器中,(B)对用户是完全透明的。A程序计

13、数器B、指令寄存器C、状态寄存器D、通用寄存器53. 采用直接寻址方式,则操作数在(A)。A、主存中B、寄存器中C、直接存取存储器中D、光盘中54. 指令系统中采用不同寻址方式的目的主要是(B)。A实现存储程序和程序控制R缩短指令长度,扩大寻址空间,提高编程灵活性G可以直接访问外存D提供扩展操作码的可能并降低指令译码难度55. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。A、堆栈寻址方式B、立即寻址方式C、隐含寻址方式D、间接寻址方式56. 某寄存器中的数值为指令码,只有CPU勺(A)才能识别它。A、指令译码器B、判断程序C、微指令D、时序信号57.

14、 异步通信中,全互锁的方式是(C)。A、主模块发出请求信号后,不等待接到从模块的回答信号,经过一段时间,确定从模块收到请求信号后,自动撤销请求信号R从模块接到信号请求后,在条件允许时发出回答信号,并经过一段时间确认主模块收到回答信号后,自动撤销回答信号G最安全的一种异步通信方式D主从模块时间配合属于强制性同步58. 主存-辅存层次结构主要解决存储系统的(A)问题。A、容量B、速度不匹配C、信息交换D、位价59. 计算机的字长取决于(B)。A、控制器的种类B、运算器一次运算二进制数的位数G存储器的大小D、主机与外设一次交换信息的长度60.微程序存放在(D)。A主存储器的ROWB、Cache中G堆

15、栈中D、CPU的控制存储器中二、名词解释1. 总线、总线的主设备(主模块)、总线的从设备(从模块)总线是连接多个部件的信息传输线,是各部件共享的传输介质。总线的主设备(主模块):指一次总线传输期间,拥有总线控制权的设备(模块);总线的从设备(从模块):指一次总线传输期间,配合主设备完成数据传输的设备(模块),它只能被动接受主设备发来的命令;2. 主存、辅存、Cache、RAM、ROM主存:计算机中存放正在运行的程序和数据的存储器。辅存:用来存放当前不用的程序和数据的存储器。Cache:高速缓冲存储器RAM随机存储器,一种可读/写存储器。ROM只读存储器,能对其内容读出,不能对其重新写入的存储器

16、。3. 总线宽度、总线带宽、存取时间、存取周期。总线宽度:通常指数据总线的根数;总线带宽:总线的数据传输率,指单位时间内总线上传输数据的位数;4. KBMBGBTB的概念。KB:千字节;MB兆字节;GB吉字节;TB:太字节。5. 存储字长、存储容量。存储字长:一个存储单元所存二进制代码的位数。存储容量:存储器中可存二进制代码的总量。6. 机器指令、寻址方式的概念。机器指令:每一条机器语言的语句称为机器指令。寻址方式:指确定本条指令的数据地址以及下一条将要执行的指令地址的方法。三、简答题1. 指令和数据都用二进制代码存于存储器中,计算机如何区分它们?(1)通过不同的时间段来区分指令和数据,即在取

17、指令阶段(或取指微程序)取出的为指令,在执行指令阶段(或相应微程序)取出的即为数据。(2)通过地址来源区分,由PC提供存储单元地址的取出的是指令,由指令地址码部分提供存储单元地址的取出的是操作数。2. 主存储器的性能指标有哪些?其中哪些是速度指标?主存储器的性能指标主要是存储容量、存取时间、存储周期和存储器带宽。存取时间、存储周期是速度指标。3. 总线的分类方法主要有哪几种?请分别按这几种方法说明总线的分类。(1) 按传送方式分为:串行总线、并行总线;(2) 按传输数据宽度分为:8位、16位、32位等传输总线;(3) 按使用范围分为:计算机总线、测控总线、网络通信总线等;(4) 按连接部件分为

18、:片内总线、系统总线和通信总线。4. 比较程序中断方式和DMAJ式,在完成输入/输出操作时的优缺点。程序中断方式:某种程度上提高了CPU勺资源利用率。但是CPUS响应中断请求后,必须停止现行程序而转入中断程序,并且为了完成I/O与主存交换信息,还不得不占用cPLrt部的一些寄存器,这同样是对CPU?源的消耗。DMAT式:主存和I/O之间有一条数据通路,主存与I/O设备交换信息时,无需调用中断服务程序。若出现DMAtCPU?时访问主存,CPU总是将总线占有权让给DMADMA取一个存储周期,这阶段CPUM以继续作内部操作,从而进一步提高了CPU的资源利用率。5. 存储器的分类方法有哪些?具体是怎么

19、进行分类的?( 1) 按存储介质分类:半导体存储器、磁表面存储器、磁芯存储器、光盘存储器;( 2) 按存取方式分类:随机存储器、只读存储器、串行访问存储器;( 3) 按计算机中的作用分类:主存、辅存、缓冲存储器。6. 总线的结构有几种,不同的总线结构对计算机的性能有什么影响?(1)总线结构通常可以分为单总线结构和多总线结构两种。(2)单总线结构简单也便于扩充,但所有的传送都通过这组共享总线,因此极易形成计算机系统的瓶颈,它允许两个以上的部件在同一时刻向总线传输信息,这就必然会影响系统工作效率的提高,这类总线多数被小型计算机或微型计算机采用;多总线结构解决了单总线中所有部件同时共享总线的现状,有

20、效的提高了系统的工作效率。7. 计算机的工作步骤有哪些?( 1) 上机前的准备:建立数学模型、确定计算方法、编制解题程序。( 2) 上机运行8. 中央处理器有哪些功能?它由哪些基本组件构成?CPU勺功能:指令控制、操作控制、时间控制、处理中断、数据加工CPU勺结构:寄存器、ALU中断系统、CU9. 存储器的层次结构主要体现在什么地方,为什么要分这些层次,计算机如何管理这些层次?(1)存储器的层次结构主要体现在Cache-主存和主存-辅存两个存储层次上。Cache-主存层次在存储系统中主要对CPUJ存起加速作用,使CPUJ存速度加快,接近于Cache的速度,而寻址空间和位价却接近于主存。主存-辅

21、存层次在存储系统中主要起扩容作用,使用的存储器其容量和位价接近于辅存,而速度接近于主存。( 2) 主存-Cache层次的信息调度功能全部由硬件自动完成。而主存-辅存层次的调度目前广泛采用虚拟存储技术实现。10. 动态与静态存储器芯片在特性和使用场合两个方面有哪些区别?(1)动态存储器芯片是通过寄生电容存储一个二进制位的信息,为解决漏电会丢失信息的问题需要刷新操作,是破坏性读出,需要回写操作,使读写周期变长,造成运行速度较慢,但是它的集成度高,价格便宜,主要用于实现速度低一些、但容量要求较大的主存储器;(2)静态存储器芯片不需要刷新操作,也不是破坏性读出,不需要回写操作,运行速度高,但芯片的集成

22、度低,故价格更高,主要用于实现要求速度更快但容量可以较小的Cache存储器。11. 总线通信控制分为哪几个阶段?每阶段完成的任务是什么?(1)申请分配阶段:主模块(主设备)发出申请,总线仲裁机构分配下一周期的总线使用权。(2)寻址阶段:取得使用权的主模块通过总线发出本次打算访问的从模块地址及命令,启动从模块。(3)传数阶段:主模块和从模块进行数据交换,数据经源模块发出经数据总线流入目的模块。(4)结束阶段:主模块的有关信息均从系统总线上撤离,让出总线使用权。四、计算题1、机器字长为8位(含1位符号位在内),分别写出真值-87、100所对应的原码、补码、反码。真值原码反码补码十进制二进制-87-10101111,10101111,01010001,010100110011001000,11001000,11001000,11001002、机器字长为8位(含1位符号位在内),若A=+155B

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论