基于SignalTap的FPGA在线调试_第1页
基于SignalTap的FPGA在线调试_第2页
基于SignalTap的FPGA在线调试_第3页
基于SignalTap的FPGA在线调试_第4页
基于SignalTap的FPGA在线调试_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一 打开SignalTap II 软件这里用的是Quartus II 13.0,调试的芯片是EP4CE15E22C8。点击“Tools -> SignalTap II Logic Analyzer”。打开在线调试工具。二 创建测试文件点击”SignalTap II -> New File”,来创建一个测试文件。注意这个测试文件实际在是工程中的一部分,会占用系统的RAM等资源,因此视调试芯片存储大小而选择观察数据的数量。完成工程后也要把测试文件从工程中移除,重新编译,以减小系统资源占用。三 选择仿真工具点击“Setup”来选择仿真工具。这里用的是USB-Blaster。选择工具后给电

2、路板上电,点击“Scan Chain”来检测芯片类型。四 选择仿真时钟点击“Singal Configuartion”的“Clock”的浏览键。选择调试触发的系统时钟。点击 “List“可显示可添加的信号源,这里点击”clk”和“>”以添加时钟信号,选中后点击“OK”以完成添加。五 添加观察信号在“trigger”窗口空白处左键双击即可调出添加信号界面。在“Fitter”中选择”Design Entry”,点击“List”可显示观察的信号。与添加时钟信号的方法类似,将信号添加到观察信号中。需要注意的是如图中“RA8875_Data”是16位数据,观察时也将显示16位的16进制数值,而“RA8875_Data0”是1位数据,观察时是1位二进制数值。六 保存测试文件保存测试文件,注意路径不能有中文。同时将文件添加到工程中。七 开始调试编译当前工程,并在“SignalTap ”窗口中的”Sof Manager”旁边点中浏览按键,选择编译输出的.sof文件,点击“Program Device”按键。至此,调试的准备工作就完成了。八 观察在“trigger”中点击”Data”标签,并在”Instance Manager”中选择断续调试

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论