Verilog所有知识点_第1页
Verilog所有知识点_第2页
Verilog所有知识点_第3页
Verilog所有知识点_第4页
Verilog所有知识点_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.间隔符:空格(b),Tab(t),换行符(n),换页符。2.注释:/*/ /3.标识符,关键词:标识符由英文字母、数字、$符、下划线组成,以英文字母或下划 线开头。4.逻辑值:0:逻辑假1:逻辑真x或X:不确定状态z或Z:高阻态5. 常量:<1>格式: <+/-><位宽><基数符号><数值>b/o/d/h:二、八、十、十六进制<2>数字可加下划线:8b1001_1001表示8位二进制数10011001<3>科学计数:5E-4: 5*104<4>利用参数定义语句来定义一个标识符表示常量:param

2、eter 参数名1=常量1,参数名2=常量2;例: parameter BIT=1,BYTE=8;6. 字符串:双撇号内的字符序列,不能分多行书写,表达式或赋值语句中字符串要换成 无符号整数,用8位ASCII码表示,一个8位ASCII码表示一个字符变量的数据类型:1. 线网(net type)类型:线网类被定义后若没有被元件驱动,则默认值为高阻态 关键词:wire: wiren-1:0变量名1,变量名2,变量名n;除wire外还有wand、wor、tri、triand、trior、trireg2. 寄存器类型:寄存器型变量只能在initial或always内被赋值,没被赋值默认为x状态。4种类

3、型的寄存器变量:<1>reg:行为描述中对寄存器型变量说明 <2>integer:32位有符号整数型 <3>real:64位有符号实型变量(默认值是0) <4>time:64位无符号时间型reg:格式:regn-1:0变量名1,变量名n;例:integer counter; initial /initial是过程语句结构,赋值给寄存器类型变量 counter=-1;real:通常用于对实数型常量进行储存运算例:real delta; initial begin delta=4e10; end integer i; initial i=delta;

4、 /i得到的值为2time:主要用于储存仿真时间,只储存无符号整数,常调用系统函数$time例:time current_time;initialcurrent_time=$time;Verilog 基本结构module 模块名(端口名1,端口名2,)端口类型说明(input,output,inout)/inout是双向端口参数定义;/将常量用符号常量代替,非必须结构数据类型定义(wire,reg等)实例化底层模块和基本门级元件;连续赋值语句(assign);过程块结构(initial和always);行为描述语句;endmodule描述方式:结构描述方式:调用其他已定义好的底层模块对整个电路

5、进行描述,或直 接调用基本门级元件描述。数据流描述方式:使用连续赋值语句对电路逻辑功能进行描述。行为描述方式:使用过程块语句结构(initial,always)。组合逻辑电路门级建模基本门级元件:and:多输入与门 or:多输入或门 xor:多输入异或门buf:多输出缓冲器 bufif1:高电平有效三态缓冲器 bufif0:低电平有效三态缓冲器nand:多输入与门 nor:多输入或非门 xnor:多输入异或非门not:多输入反相器 notif1:高电平有效三态反相器notif0:低电平有效三态反相器多输入门:and A1(out,in1,in2,in3);多输出门:buf B1(out1,ou

6、t2,in);三态门:bufif1 B1(out,in,ctrl); notif1 N1(out,in,ctrl);组合逻辑电路数据流建模 数据流建模使用的基本语句是连续赋值语句,用于对wire型变量进行赋值,由关键词assign开始,由操作数和运算符组成的逻辑表达式。 2选1数据选择器:wire A,B,SEL,L;assign L=(A&SEL)|(B&SEL);组合逻辑电路行为级建模 描述数字逻辑电路的功能和算法,使用always结构,后面跟一系列过程赋值语句,给reg类型变量赋值。1. 条件语句:if: if(condition_expr)true_statement;

7、if(condition_expr)true_statement; else fale_statement;if(condition_expr1)true_statement1; else if(condition_expr2)true-statement2; . . . else default_statement;注:if括号中的表达式若为0,z或x都按“假”处理,否则按“真”处理。2. 多支路分支语句:case: case(case_expr)item_expr1: statement1;item_expr2:statement2;.default: default_statement;

8、 /可省略endcase注:若分支后的语句是多条语句,要在多余语句前加上begin,最后加上end。3. always: always (循环执行条件) 表示括号内的任意一个变量发生变化时,其下面的过程赋值语句就执行一次,执行完最后一句时,执行挂起,等待变量发生变化,圆括号内的变量被称为敏感变量。注:敏感变量互相之间用or连接 只能给寄存器变量赋值(reg型)。用verilog描述锁存器和触发器1. 时序电路建模:always (事件控制表达式/敏感事件表)begin 块内局部变量的定义; 过程赋值语句; /左边的变量必须为寄存器数据类型,右边随意end敏感事件分两种类型:电平敏感,边沿触发电

9、平敏感:always (SEL or a or b)SEL,a,b中任意一个信号电平发生变化则后面的语句执行一次。边沿触发:posedge(上升沿) negedge(下降沿)always (posedge CP or posedge CR)时钟信号CP上升沿到来或清零信号CR跳变为低 电平时,执行之后的语句。always内部的赋值语句:阻塞型赋值语句(=号赋值),非阻塞型赋值语句(<=号赋值)阻塞型赋值语句:按语句由上到下的顺序进行赋值,即有 先后顺序非阻塞型赋值语句:并行执行,所有语句同时执行赋值注:一个语句块(beginend)中只允许使用一种类型的赋值方式,时序电路中采用非阻塞型赋

10、值语句。用verilog描述时序逻辑电路1. 移位寄存器的Verilog建模:左移:Q<=Dsl,Q3:1将左移输入端Dsl的数据直接传给输出Q3,Q3->Q2,Q2->Q1,Q1->Q0 (Q3:1传给Q2:0)右移:Q<=Q3:0,Dsr;module Test_shift74194(S1,S0,D,Dsl,Dsr,Q,CP,CR);input S1,S0;input Dsl,Dsr;input CP,CR;input 3:0D;output 3:0Q;reg 3:0Q;always (posedge CP or negedge CR)if(CR)Q<=

11、4'b0000;else case (S1,S0)2'b00:Q<=Q;2'b01:Q<=Q2:0,Dsr;2'b10:Q<=Dsl,Q3:1;2'b11:Q<=D; endcaseendmodule2. 计数器的Verilog建模:a) 同步二进制计数器:module counter(CEP,CET,PE,D,CP,CR,Q,TC);input CEP,CET,PE,CP,CR;input 3:0D;output TC;output 3:0Q;reg 3:0Q;wire CE;assign CE=CEP&CET;assi

12、gn TC=CET&(Q=4'b1111);always (posedge CP or negedge CR)if(CR)Q<=4'b0000;else if(PE)Q<=D;else if(CE)Q<=Q;else Q<=Q+1'b1;endmoduleb)异步二进制计数器:module ripplecounter(Q0,Q1,Q2,Q3,CP,CR);output Q0,Q1,Q2,Q3;input CP,CR;D_FF FF0(Q0,Q0,CP,CR);D_FF FF1(Q1,Q1,Q0,CR);D_FF FF2(Q2,Q2,Q1,

13、CR);D_FF FF3(Q3,Q3,Q2,CR);endmodulemodule D_FF(Q,D,CP,Rd);output Q;input D,CP,Rd;reg Q;always (negedge CP or negedge Rd)if(Rd)Q<=1'b0;else Q<=D;endmodulec)非二进制计数器:module m10_counter(CE,CP,CR,Q);input CE,CP,CR;output 3:0Q;reg 3:0Q;always (posedge CP or negedge CR)if(CR)Q<=4'b0000;els

14、e if(CE)begin if (Q>=4'b1001)Q<=4'b0000;else Q<=Q+1'b1;endelse Q<=Q;endmodule所有实验代码及电路波形:十进制可逆计数器实验:代码一(可逆计数器):module kenijishuqi(set,cin,clk,clr,upd,q,co);input clk,clr,upd,set;input3:0 cin ;output reg co;output reg3:0q;always(posedge clk or negedge clr)begin if(!clr) if(!se

15、t)/clear 0 begin q=cin; end else begin q=0;co=0; end else begin if(upd)/add counter begin if(q=4'd8)co=1'b1;/when q=1000b,co=1 else co=0;/else co=0 if(q<4'd9)q=q+1'b1;/when q<=1000b, else q=0;/q=1001 next q=0000 end else/decrese begin if(q=1)co=1'b1; else co=0; if(q>0)q=

16、q-1'b1; else q=4'd9; end endendendmodule代码二(BCD码-七段译码器):module decode4_7(codeout,indec);input 3:0indec; output 6:0codeout;reg 6:0codeout;always (indec)begin case (indec)4'd0: codeout=7'b1111110;4'd1: codeout=7'b0110000;4'd2: codeout=7'b1101101;4'd3: codeout=7'

17、b1111001;4'd4: codeout=7'b0110011;4'd5: codeout=7'b1011011;4'd6: codeout=7'b1011111;4'd7: codeout=7'b1110000;4'd8: codeout=7'b1111111;4'd9: codeout=7'b1111011;default: codeout=7'bx;endcaseendendmodule移位器使用74198,不用代码:Pw脉冲控制m:代码一:module swm_1(clk,out10khz);input clk;reg 12:0 q5000;output reg out10khz;always(posedge clk)begin if(q5000<=2499) begin q5000<=q5000+1; out10khz<=1; end else if(q5000<=4999) begin q5000<=q5000+1; out10khz<=0; end else q5000<=0; end endmodule代码二:module swm_

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论