数电仿真实验讲稿(附电路图)_第1页
数电仿真实验讲稿(附电路图)_第2页
数电仿真实验讲稿(附电路图)_第3页
数电仿真实验讲稿(附电路图)_第4页
数电仿真实验讲稿(附电路图)_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.1.熟悉和掌握触发器电路的功能和使熟悉和掌握触发器电路的功能和使用方法。用方法。2.2.掌握用触发器设计同步时序电路和掌握用触发器设计同步时序电路和检测的方法。检测的方法。 1. JK触发器 数字集成电路74LS112(1)引脚 CLR是异步置0端,低电平有效, PRE是异步置1端,低电平有效,(2)特性方程 (CP的下降沿有效)nnnQKQJQ1 2. D触发器 数字集成电路74LS74特性方程 次态 输出仅取决于 CP的上升沿(或下降沿)到达时D端输入信号的状态,而与在此以前或以后D的状态无关。DQn11nQ 计算机 Mutisim软件(重点是仪器)1.设计电路验证JK触发器(7411

2、2)逻辑功能 输入输入 输出输出 PRE CLR CKL J K 0 1 x x x 1 0 1 0 x x x 0 1 1 1 0 0 1 1 1 0 1 0 1 1 0 1 0 1 1 1 1 11nQ1nQnQnQnQnQ1.设计电路验证JK触发器(74112)逻辑功能2.设计电路验证D触发器(7474)逻辑功能 PRE CLR CKL D 0 1 x x x 1 1 0 x x x 0 1 1 0 0 0 1 1 1 0 1 1 1 0 1 0 1 1 1 1 1nQ1nQ2.设计电路验证D触发器(7474)逻辑功能3.比较D触发器、JK触发器逻辑表达式,用适当的逻辑门实现 JK触发器与D触发器的逻辑功能转换,并验证之。两输入J K间接一非门,非门输入接到J端,非门输出接到K 端, J 就相当于 D输入端了。 nnnQKQJQ1nnnDQQDDQ14.使用一种触发器设计一个四人抢答器。 利用CLR清零,抢答者的起始端接地,抢答成功者先按下开关时,J由0变1,Q变为高电平,并通过与非门封锁其他人的抢答开关。按实验指导书要求撰写。1最后一个实验集中考核(抽查)。2抽查内容:电路图画法、与实验内容相关的理论知识、实验仪器(仿真)的使用方法、实验参数的测量方法等。3抽查方法:要求当场画电路图、测量数据、分析实验结

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论