数字集成电路实验指导书_第1页
数字集成电路实验指导书_第2页
数字集成电路实验指导书_第3页
数字集成电路实验指导书_第4页
数字集成电路实验指导书_第5页
免费预览已结束,剩余13页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字集成电路实验指导书何爱香信息与电子工程学院2013年1月实验1泽码器3实验2组合逻辑电路6实验38实验4仝加器_zt. /Jh hh9实验5三进制计数器11实验6555 多谐振荡器13实验7电压比较器15实验8Pspice 最坏情况分析165实验1译码器一、实验目的1. 理解译码器逻辑功能。2. 掌握译码器电路设计方法。二、实验内容译码器74155的芯片如下图所示,U6匚1G 1Y01C 1Y1131Y23_A1Y3B2Y0142Y115_2G 2Y22C 2Y3333r 111274155逻辑函数式:Y = A+B表1.译码器74155真值表使能控制输入输出1G1CB AlYo lYi

2、1Y> IY31XX X1111010 00 111010 110 11011 0110 1011 11110X0X X1111三、实验步骤(1) 在pspice中,启动Place/Part命令,出现下图所示的选择框,输入 74155,点击 OK。P*1 mczn Par IOKgglWa71145Till?T41.W71151AT4IHHIM鼠FWMd LibraryIv>*T1 jwbUFftshixinrParts peer1rErTyptLilriry!Far I S.«u-ch”丄.114-汀屮 总CZ*丛乳(2)控制端lC设置为高电平,使能端1G设置为低电平。

3、在pspice中,高低电平要用专门的符号来设置,启动 Place/Ground 命令,出现下图所示的选择框,在 SOURE库中取“ $D_HI”符号,即为接入 高电平,取“ $D_LO”符号,接到电路的输入端,即为接入低电平。(2) 设置输入信号AB启动Place/Part 命令,出现下图所示的选择框,输入 DigClock。通过 设置时钟信号源参数调整方波的周期可占空比。设置输入信号A的ONTIME和OFFTIME为0.5ms。设置输入信号 B的ONTIME和OFFTIME为ImsPlace Pact时钟信号源有5个周期参数要设置:在一个周期内,低电平状态的持续时间:在一个周期内,低电平状态

4、的持续时 间。ONTIME:在一个周期内,高电平状态的持续时间OFFTIME:在一个周期内,低电平状态的持续时间DELAY:延时STARTVAL:时钟信号的初值,在时间延时范围内,信号值由初值决定。OPPVAL:时钟高电平状态在设置时钟信号时,一般只需要设置OFFTIME和ONTIME方法:双击ONTIME岀现下图对话框,设置为0.5ms.同理,设置OFFTIME为0.5ms。(3)启动Pspice仿真,查看 Y0到Y3的结果四、实验报告1. 画出实验电路图,整理实验数据填入逻辑状态表屮。2. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验2组合逻辑电路一、实验目的1. 理解组

5、合逻辑电路逻辑功能。2. 掌握组合逻辑电路设计方法。二、实验原理组合逻辑电路简称组合电路,组合电路的特点是任意时刻电路输出的 逻辑状态仅仅由此刻电路的输入状态决定,而与电路过去的状态无关。组合逻辑电路在电路结构上完全由逻辑门构成,并且没有输出对输入的反馈和存储电路。组合逻辑电路的输入、输出信号可能有一个或多个,可以用 下图所示的框图形式表示。A1A2An组合逻辑电路A YiA Y2A Ym图屮,A , A2,An表不输入信号, Yi ,丫2 Ym表示输岀信号。根据组合电路的特性,输岀信号与输入信号Z间的关系可以表示成如下的输出函数:Yl = fl(Al,A2,An)丫2 = f2 ( Al ,

6、 A2,,An )Ym f m ( Al , A2 , An )=由于实际的门电路具有延时特性,所以要求组合电路的所有输入信号, 在它们到达输出之前,必须保持不变。组合电路的输入信号可以是原变量也可以是反变量,要依具体电路和 题目而定。三、实验内容及步骤、非门7404或门(1)已知组合逻辑电路图如下所示,选用与门7408 7432连接电路,测试输入、输出端的逻辑状态,填入表 1屮。ABYC表1真值表输入输出ABCY四、实验步骤(1)在pspice中绘制原理图(2)添加输入信号源,分别设置3个激励源的周期为0.5us,lus和2us,占空比为1的方波信号,(3)模拟仿真,并用Probe模块来观察

7、各个节点数字信号随时间的变化规律, 填写表1。五、实验报告1.画出实验电路图,整理实验数据填入逻辑状态表屮。2.交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验3半加器一、实验目的1. 理解半加器、全加器的逻辑功能。2. 掌握半加器和全加器的设计方法。二、实验原理如果不考虑来自低位的进位,将两个一位二进制数进行相加得到和及进位的电路称为半加器。其屮 A、B是两个加数,S是和,C是进位。 由功能 表可以得到如下逻辑表达式:S = AB + AB = A© BC = AB三、实验内容及步骤分别选用与非门74LS00以及与非门74LS00结合异或门74LS86两种方法 设计半

8、加器电路,连接电路,测试输入、输出端的逻辑状态,填入下表 中。输人理论输川实脸出ABS (和C (进怕)S (和)C (进位)00011011五、实验报告1. 画出实验电路图,整理实验数据填入逻辑状态表中。2. 半加器的设计,要求列出真值表,写出逻辑表达式,画出逻辑图,并将 验证结果填入表中。3. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。18实验4全加器一、实验目的1. 理解全加器的逻辑功能。2. 掌握全加器的设计方法。二、实验原理能将两个一位二进制数相加并考虑低位来的进位和向高位进位的逻辑电路称为全加器。全加器功能如表1所示,表中CI为低位来的进位,A、B是两个 加数,S是

9、本位全加和,CO是向高位的进位。表1全加器功能表输入输出CIABSco0000000110010100110110010101011100111111从功能表可得到如下表达式:S=s rn(l,2,4,7)CO m(3,5,6,7)化简后:S = A© B ©CICO AB ACI BCI=+三、实验内容及步骤选用异或门74LS86和与非门74LS00设计一个全加器,连接电路,测试输 入、输出端的逻辑状态,填入下表中。输入理蛰呦血5实验输IU 7和和M位进位入B.ISS.*1. 画出实验电路图,整理实验数据填入逻辑状态表屮。2. 全加器的设计,要求列出真值表,写出逻辑表达式

10、,画出逻辑图,并将 验证结果填入表中。3. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验5三进制计数器一、实验目的1. 理解计数器的逻辑功能。2. 掌握计数器的设计方法。二、实验原理根据给定时序电路逻辑功能的要求,设计岀实现该功能的逻辑电路图,并力求最简。对时序逻辑电路的设计,目前还没有一套完全成熟的方法,需要不 断积累经验,逐步完善。同步时序逻辑电路的设计过程与分析过程相反,一般可按 如下步骤进行: 从实际问题着手,建立状态图和状态表:由给定的实际问题确定输入变量、输出变量及状态,并分析输入、输出变量和状态之间的关系。在分析的基础上,画出状态图或列出原状态表。 状态化简:为

11、了保证逻辑功能的正确性,由实际问题构造的状态图或状态表没有严格要求状态数最少, 一般会产生多余的状态。状态数直接决定着电路的造价和复杂程度,因此需要进行状态化简。状态化简的核心是识别等价状态。若两个状态在相同的输入下有相同的输出和次态,则这两个状态是等价状态。状态化简就是将等价状态合并,使状态数最少。 决定使用触发器的数目、类型和状态编码:首先确定触发器数目,触发器数目与状态数之间有如下关系:nMn-L孑 n2-2其次确定触发器输出的二进制编码与状态之间的对应关系,这种关系称为状态编码。因为n个触发器的输出编码有2"种,状态有MW2"种,所以触发器输出编码与状态之间的对应关

12、系不是唯一的。最后根据电路屮触发器种类最少和市场供货情况确定触发器类型。 由状态表求出电路的状态方程、驱动方程和输出方程:从具有状态编码的状态表中分离出次态卡诺图和输出卡诺图,再由次态卡诺图依据触发器特性方程得到驱动方程。由输出卡诺图得到输出方程, 或依据触发器驱动表直接由状态表分离出驱动卡诺图,得到驱动方程。 检查能否自启动: 画出满足逻辑功能要求的逻辑图。三、实验内容及步骤选用两片JK触发器7473设计一个三进制计数器。(1)在pspice中,启动Place/Part命令,输入7473,选取两片JK触发器7473, 并连线画出原理图。(2) 启动Place/Part命令,出现下图所示的选择

13、框,输入 DigClock o通过设置时钟信号源参数调整方波的周期可占空比。设置输入信号A的ONTIME和 OFFTIME 为 0.5ms。(3) 启动Place/Ground命令,在SOURE库中取“$D_HI”符号,即为接入高 电平。(4) 启动Pspice仿真,查看dO,dl的输出结果。四、实验报告1. 画出实验电路图,整理实验数据。2. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验6 555多谐振荡器一、实验目的1 理解555多谐振荡器的逻辑功能。 2.掌握555多谐振荡器的设计方法。二、实验原理多谐振荡器是能产生矩形脉冲波的自激振荡器。由于矩形波屮除基波 包含许多高

14、次谐波,因此这类振荡器被称为多谐振荡器。旦振荡起来,电路没有稳态,只有两个暂稳态进行交替变化, 冲信号,因此它又被称作无稳态电路。用555定时器能方便地构成多谐振荡器,如图1所示。外接定时元件,定时器的高电平触发端(6脚)和低电平触发端起接电容C与电阻Rb的连接点上,放电三极管的集电极外,多谐振荡器一 输出矩形波脉Ra、Rb和C是(2脚)并联在一(7脚)连接到电阻Ra和Rb的连接点上。FnHTTDA B R Rvcl0图1 由555定时器构成的多谐振荡器三、实验内容及步骤(1)在 pspice 屮,启动 Place/Part 命令,单击 Add Library ,添加 anl_misc.olb

15、库,输入555B,选出555定时器,并按照下图连接电路。10V(2)进行瞬态分析(3)对电路进行仿真,并观测输入端d,c和输出o点的电压波形。并分析原理 过程。(4)计算充电和放电的理论值,并与仿真结果值进行比较分析。四、实验报告1. 画出实验电路图,整理实验数据。2. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验七电压比较器一、实验目的1. 理解电压比较器的逻辑功能。2. 掌握555多谐振荡器的设计方法。二、实验原理电压比较器可以看作是放大倍数接近“无穷大”的运算放大器。电压比较器的功能:比较两个电压的大小(用输出电压的高或低电平,表示两个 输入电压的大小关系):当“ +”

16、输入端电压高于“一”输入端时,电压比较器输出为高电平; 当“ +”输入端电压低于“一”输入端时,电压比较器输出为低电平;可工作在线性工作区和非线性工作区。工作在线性工作区时特点是虚 短,虚断;工作在非线性工作区时特点是跳变,虚断;由于比较器的输出只 有低电平和高电平两种状态,所以其屮的集成运放常工作在非线性区。从电路结构上看,运放常处于开环状态,又是为了使比较器输出状态的 转换更加快速,以提高响应速度,一般在电路中接入正反馈。三、实验内容及步骤(1)在 pspice 中,启动 Place/Part 命令,单击 Add Library ,添力 H opamp.olb 库,输入uA741,选出电压

17、比较器,并按照下图连接电路。(3)o的电压信号源为幅度为 4v,2设置比较器输入端频率1kHz的正弦波信号。输入端3的参考电压输入端 3为Ov。(4) 进行瞬态分析,仿真时间设为5ms(5)电路仿真,并观测输入正弦波电压i、参考电压j和输出电压o的波形,并分析原因。(6) 将参考电压改为3v,再次进行仿真,观察输出I,j和输入o的波形,并分析原因。四、实验报告1. 画出实验电路图,整理实验数据。2. 交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析)。实验八Pspice最坏情况分析一、实验目的1. 理解数字元器件的延迟现象。2. 掌握数字电路Pspice最坏情况分析方法。二、实验原理数字器件都是有延迟的,相同的器件延迟不确定。Pspice A/D分析数字电路时,将数字信号分为5种状态,即0、1、R、F和X,其中R和F分别表 示上升沿和下降沿。任何一个R或F翻转都看作是模糊部分。时序模糊在数字元器件之间是可以传递的,在每种基本元器件的输出 端所输出的时序模糊是由输入端的时序模糊加上器件本身的延迟所决定的。三、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论