数字电子技术试卷 电子数电0506一A卷_第1页
数字电子技术试卷 电子数电0506一A卷_第2页
数字电子技术试卷 电子数电0506一A卷_第3页
数字电子技术试卷 电子数电0506一A卷_第4页
数字电子技术试卷 电子数电0506一A卷_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、学院、系 专业班级 学号 姓名 ······························密·················&

2、#183;··············封·······························线····

3、;·······························数字电子技术考试试卷(1) (本试卷共 5 页)题号一二三四五六七八总分得分 (一六题为必做题,七九题任选1题)得分阅卷人一填空题(本题满分20分,每空1分) 1二进制数10001000对应的十进制数是  

4、         ,十六进制数是 。2逻辑代数中有 , 和 三种最基本的逻辑运算。3根据反演规则和对偶规则,函数F=AB+的反函数= ,对偶函数F= 。4如图1- 4(1)(2)所示为TTL门电路,(3)(4)为CM05门电路,则4个门的输出状态分别为(填高电平、低电平或高阻态) , , , 5组合逻辑电路的特点是 ,时序逻辑电路的特点是 ,寄存器属于 电路,ROM属于 电路。6施密特触发器的最主要特点是具有 特性,画出带反相功能的施密特触发器的传输特性曲线 。7一个5位的二进制加法计数器,由00000状

5、态开始,经过75个CP后状态为 。8. 有一个1024×8位的RAM,该RAM的地址端数为 ,每次访问 个存储单元。得分阅卷人二化简题(本题满分14分,每小题7分)1. 用公式法将Y=(·C+AC)(AD+BC)化简为最简与或式;2用卡诺图将Y(A,B,C,D)=+化为最简与或式。得分阅卷人三(本题满分16分)设计一个能被2或3整除的逻辑电路,其中被除数ABCD为8421BCD码,规定能整除时,输出为高电平,否则,输出为低电平(设0能被任何数整除)1要求用最少的与非门实现;2用8选1数据选择器实现(若需要可附加必要门电路)8选1数据选择器管脚图如图三所示。为片选信号,当=0

6、时,芯片工作。 得分阅卷人四(本题满分12分,每小题6分)1已知CP波形,试画出图四(1)所示电路Q及Z端波形,要求有适当的步骤。(设触发器初态为0) 2图四(2)图示电路,设两个触发器初态为0,输入X的波形如图所示,在CP作用下, 画出Q1,Q2的波形。(要求写出两个触发器的驱动方程) 得分阅卷人五(本题满分14分)用四位二进制加法计数器74LS161及必要的门电路设计一个可控进制计数器,当控制端M=0时,实现5进制计数器,当M=1时,实现10进制计数器。要求画出两种情况下的有效状态循环图。 得分阅卷人六(本题满分12分)由555定时器构成的电路如图六(1)所示,(555定时器内部结构如图六(2)所示),试问:1该电路完成什么功能?2定性画出VC和VO波形图,并估算输出波形的周期和占空比。 得分阅卷人七(本题满分12分)请设计一代码转换电路,输入为8421BCD码,输出为余3码,请用一片4/16线译码器74LS154和适当的门电路,实现该转换电路。图七所示为74LS154的外部管脚图,、为片选信号端,低电平有效。得分阅卷人八(本题满分12分)已知函数F1F3为F1A,B,C=+A+ABCF2A,B,C=+BC+AF3A,B,C=B+C+B+ABC1画出用PROM实现上述函数的点阵图。2说明电路矩阵(包括与阵和或阵)的容量大小。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论