
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、cpld与绝对式编码器在高精度高速伺服单元中的应用目前国内数控机床中的伺服电机普通都是配套增量式,而增量式编码器的精度并不太高且输出的是并行信号,欲提高其精度就必定要增大编码器的设计难度和增多并行信号的输出,这样就不利于伺服单元与编码器的长距离通信,而采纳肯定式编码器,除了其精度比增量式编码器高几倍以外,其信号的输入输出都采纳高速串行通信,节约了通信线路便于长距离的通信,在编码器的另一端,采纳与肯定式编码器举行高速串行通信,cpld再把收到的编码器信息改变为并行数据传送给伺服单元中的举行运算控制,本文将给出cpld与肯定式编码器高速串行通信的软硬件设计计划。硬件设计硬件主要由电源、cpld及其
2、外围和肯定式编码器接口电路三个模块组成。电源模块由电路和dc/dc电源芯片组成,1所示。图中的开关电源将220v沟通电网改变成+5v,+15v,-15v,开关电源可滤除电网中存在的各种干扰,并且开关电源中的将220v ac与输出的+5v,+15v,-15v隔离开,内部电路还采纳了tl431调整开关管的导通脉冲宽度,因此开关电源的抗干扰、平安性、稳定性及稳压程度都比较好,tps7333是dc/dc芯片,它将+5v的直流电压改变成+3.3v的稳定直流电压供应cpld用法,tps7333转换效率、牢靠性和稳压性都比较好,它在输入电压为+3.77v-+10v的电压范围内都能转换出+3.3v,使cpld
3、不受输入电压过高导致其烧坏。cpld及其外围电路模块cpld及其外围电路模块主要由cpld、cpld编程下载接口电路(jtag接口),dsp接口电路、有源晶振、电平转换电路和adm485及其外围电路(负责与编码器通信的接口电路)组成(图2)。本设计cpld采纳公司的epm570t144c5,此芯片属于altera公司的max ii,max ii相对max i成本越发低,功耗越发小,而器件的宏单元数越发多,且器件延时控制在6ns以内,具有很高的性价比,epm570t144c5有570个宏单元数,芯片的引脚数目为144个,其中可用的i/o口有116个,因此此芯片的资源已经足够用。cpld主要负责与
4、肯定式编码器的高速串行通信,并受控于dsp的指令把接收到编码器数据和其他信息并行的转送给dsp。jtag接口主要用于下载可执行文件到cpld,在pc机安装altera公司的开发环境-quartus ii,并在此开发环境中将编写好的程序举行编译,保证编译不出错并且保证功能已实现后,衔接好下载电缆到jtag接口,通过quartus ii提供的编程下载工具,对cpld电路板举行下载。dsp接口就是由8根数据线,3根地址线和1根控制线组成的,8根数据线负责转送编码器数据及其其他信息,3根地址线负责传送dsp指令,在cpld终端举行译码,cpld按照译码得出的指令将编码器数据或其他信息通过8根数据线传送
5、到dsp,控制线主要是完成cpld与dsp同步控制。20m有源晶振主要是为cpld提供基及时钟,在时钟信号的驱动下,供cpld产生2.5mb/s的波特率与编码器举行通信,和产生10m赫兹时钟供一些规律控制信号用法,此晶振提供20m赫兹的时钟频率,需要电源提供3.3v的直流电压。电平转换电路主要负责将3.3v电压转换成5v或将5v电压转换成3.3v,由于cpld的核和i/o口需要的供电电压都是3.3v,而adm485和肯定式编码器所需的供电电压和i/o口驱动电路都为5v,所以需要用电平转换芯片lvc4245a将3.3v转换成5v电压或将5v转换成3.3v。adm485及其外围电路是cpld与肯定
6、式编码器高速通信的硬件连接。adm485工作电压为5v,其最大通信速率为5mb/s,采纳2个adm485芯片举行对接通信可提高通信线路上的抗干扰能力,最长的传输距离可达1.2km。其外围电路3所示,虚线的右半部属于肯定式编码器的外围电路,上拉和下拉都是1k欧姆,限流电阻则是220欧姆,adm485的sdat是数据输出引脚,adm485是srq是数据输入引脚,adm485的de是外部控制引脚,该脚受cpld控制,因为rs-485通信协议属于半双工,所以adm485只能处在发送数据或接收数据的状态,当adm485得de为高电平常,adm485处于数据输出状态(即cpld接收数据),当adm485的
7、de为低电平常,adm485处于数据输入状态(即cpld发送数据)。肯定式编码器接口模块肯定式编码器接口模块是指肯定式编码器内部的电源及信号输入输出接口电路,其电路与上述的adm485及其外围电路是全都的,同样是采纳adm485芯片及一些上拉、下拉及限流电阻,3所示,虚线的左半部就是肯定式编码器内部接口电路,它负责与外部adm485(虚线的右半部)连接,adm485受编码器内部的控制芯片所控制,当编码器受到cpld发来的指令之后,控制芯片做出推断后发送出相应的数据,同时控制adm485的de为高电平,即使adm485处于发送状态,当发送完数据之后,控制芯片又使adm485的de处于低电平状态,
8、便于随时接收cpld发来的指令。软件设计软件是指cpld的vhdl程序,其主要由分频器、接收dsp控制指令、cpld规律控制、波特率发生器、接收及发送数据和串并转换及发送数据六个软件子模块组成(图4)。分频器模块分频器模块主要是把20m赫兹的输入时钟频率分频为10m赫兹和2.5m赫兹的时钟频率,其中10m赫兹时钟主要是供应cpld规律控制模块工作,2.5m赫兹时钟主要是供应波特率发生器模块工作。接收dsp控制指令模块接收dsp控制指令模块事实上是实时的采集dsp发来的控制信号并准时的将控制信号举行译码,译码完成后立刻转送给cpld规律控制模块。cpld规律控制模块cpld规律控制模块是囫囵cp
9、ld软件的核心,其接收到译码数据后,立刻作出规律控制运算,并迅速的控制接收及发送数据模块和控制串行转换及发送数据模块。波特率发生器模块波特率发生器模块主要是为接收及发送数据模块提供2.5mb/s波特率。接收及发送数据模块接收及发送数据模块是囫囵cpld软件的重要组成部分,其主要负责与肯定式编码器高速通信,因为其通信方式是异步串行通信方式,因此其波特率、通信的数据格式及rs-485通信协议都要与肯定式编码器相同。串并转换及发送数据模块串并转换及发送数据模块主要是将接收到的编码器串行数据转换成并行数据,并将数据锁存在cpld锁存器内,当cpld规律控制模块控制其发送数据时,就将锁存在cpld锁存器内的数据以并行的方式放送给
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 江西加油罐采购合同范本
- 锡山区餐饮投资合同范本
- 物业空调安装免责协议书
- 灌溉水渠修复协议书范本
- 用工程货款买房合同范本
- 法律欠款回收协议书范本
- 腻子工工程分包合同范本
- 父母卖房给子女合同范本
- 机械厂临时工合同协议书
- 砖窑摊位转让协议书模板
- 京沪高铁某段现浇箱梁施工方案
- 企业用工风险劳动合同风险防控培训课件
- GB/T 5053.3-2006道路车辆牵引车与挂车之间电连接器定义、试验方法和要求
- 加工中心个人简历
- 最新《工会基础知识》试题库及答案1000题【完美打印版】
- 高周波熔接机操作指导书
- 产钳助产术考核标准
- T∕CCTA 30101-2021 喷气涡流纺棉本色纱
- 上海石化挤出机组交流材料概要课件
- 医院关于成立食堂食品安全领导小组的通知
- 《村卫生室管理办法(试行)》课件(PPT 49页)
评论
0/150
提交评论