2019秋季数字电子技术题库电路题库_第1页
2019秋季数字电子技术题库电路题库_第2页
2019秋季数字电子技术题库电路题库_第3页
2019秋季数字电子技术题库电路题库_第4页
2019秋季数字电子技术题库电路题库_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一单选( 87 分)1 数字电路中使用的是( A)A、二进制B 八进制C 十进制D、±7X1A2、维持阻塞型D触发器的状态由CP (A)时D的状态决定。A 上升沿B 下降沿C 商电平D 低电平3、二极管或门的两输入信号 AB= (A)时,输出为低电平。A 0B 1C 10D 114、如果触发器的次态仅取决于CP (A)时输入信号的状态,就可以克服空翻。A 上(下)沿B 高电平C 低电平D、无土冢定5、欲在一串幅度称的脉;中信号中,剔除幅度不够大的脉;中,可用(A)电路。A、施密特器B、单稳态触发器C 多谐振荡器D、 集成时器6 、 改变(A )值,不会改变555 构成的多谐振荡器电路

2、的振荡频率。A、 电瞬CCB、 电阻 R1C、 电阻 R2D、 电容 C7、把数字It换成为相应H瓦星的(A).A、 数 -模转换B、 DACC、 A/D 转换器D、 ADC8、 n位DAC最大的输出电压 uOmax% (A ) UD.A、 ( 2n-1 )B、 2nC、 2n+1D、 ( 2n + 1)9、 DAC单位量化电压的大1涪于Dn为()时,DAC输出的榭以电压值。A、 1B、 nC、 2n-1D、 2n10 、用不同数制的数字来表示2004 ,最少的是( A ) .A、B、 十进制C、 八进制D、11、如果把触发器的啊入调妾到F该触发器掘换成()触发器。A、 DB、 TC、 RSD

3、、 正确答室 :A12、组合电路设计的结果一1£八到().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室 :A13 、程序控制中,常用()电路作定时器。A、计数器13 、程序控制中,常用()电路作定时器.A、计数器B、I:殿器C、 译码器D、 编码器学生答室 :X14 、 n 位环形移位寄存器有效状态数据是() .A、 nB、 2nC、 4nD、 2n正确答室 :A15 、小容量的 RAM 内部存储矩阵数字于外部地址线数N 的关系为() .A、 2nB、 22nC、 >22nD、 <2n正确答室:A16 、两个开关控制一盏灯,只有两个开关都

4、闭合时灯才不亮, 则该电路的逻辑关系是 () .A、 与非B、 或非C、 同或D、 异或正确答室:A17 、数字信号是().A、 时间和幅值上略变化的信号B、 时间和幅值上离散的信号C、 时间上连续、幅值上离1 竣化的信号D、时间上离散、幅值上的信号正确答室 :B18、数字电路中最常用的 BCD? ()A、 5421 码B、 8421 码C、 余 3 码D、 循环码正确答室 :B19、用卡诺图化筒具有无关项的逻辑函数时,若用圈法,在包围圈内的?是按处理;在包围圈外的?是按处理。A、 1 , 1B、 1 , 0C、 0,0D、 不确定。正确答室 :B20、TTL与非门输出高电平的范醵().A、

5、> 1.4VB、 >2.4VC、 >3.3VD、 =3.6V正确答室 :B21、TTL与E门阈值裁UT的耍曜(),A、 0.4VB、 1.4VC、 2VD、 2.4V正确答室 :B22、TTL与八门商电平输出电流IOH的参数规范值是().A、 200 P AB、 400 P AC、 800 P AD、 1000 P A正确答室 :B23、两个与非门构成的基本RS触发器,当Q= =0时,当两个输入信号和时触发器的输出Q会 ().A、 变为 0B、 H 1不变C、 Ho不变D、 无疵定正确答室 :B24、如果把触发器的口的入蟾到F该触发器掘换成()触发器,A、 DB、 TC、 R

6、SD、 T'正确答室 :B25、主从JKJ8成器Q的状态是在时钟脉 冲CP(泼生变化,A、 上升沿B、 下降沿C、 高电平D、 低电平正确答室:B26、 数字系统中,常用()电路,将输入脉;中信樊为等宽的脉;中信号。A、施密特器B、单稳态触发器C、多嗷荡器D、 鲂定时器正确答室 :B27、 数 字系统中,鞋嗾确定时的电路是().A、施密特嫣器B、单稳态触发器C、多嗷荡器D、 鲂定时器正确答室:B28、 若将输入脉;中信彝迟一段时间后输出,应用 ()电路.A、施密特嫣器B、单稳态触发器C、多嗷荡器D、 鲂定时器正确答室 :B29、 555构成的多嗷荡器电路中,当R=R2时,欲使输出占空比

7、约为 50%最筒单的办法是().A、 电容C短B、 R2 两端用 g 二极管C、 C-U 端接地D、VCC 短正确答室:B30、 从电路结构上看,时序电路必须含有().A、 门电路B、 存储电路C、 RC电路D、 译码电路正确答室 :B31、把 36kHz 的脉 ;中信庭为Hz 的脉 ;中信号,若采用0 进制集成计数器,则各级的分频系数为 ().A、 (3,6,10,10,10)B、 (4,9,10,10,10)C、 (3,12,10,10,10)D、 (6,3,10,10,10)正确答室 :B32、与倒T型电阻网络DAC相比,权电流网络D/牌换器的主要优点是消除了()对转换精度的影响。A、

8、网络电阻精度B、 模拟开关导通电阻C、 电流建立时间D、 加法器正确答室 :B33、如要将一个最大幅度为5.VB$)g信号转换为数字信号,要求输入每变化20mV,输出信号的最低G(LSB发生变化,应选用()位ADCA、 6B、 8C、 10D、 12正确答室:B34、 组合电路分析的结果是要获得().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室 :B35、 “与非"逻果为"0”的制幔该成的速().A、 入“ 0"B、 全辄入 TC、 至少有一个输入“ 1-D 任一个输入“0 ”正确答室 :B36、十进制数36 转换为十六进制数 ,

9、结果为().A、 26B、 24C、 22D、 20正确答室 :B37、N 变量的卡诺图中任一最小项应当有()相邻块。A、 2NB、 NC、 N+1D、 N-1正确答室:B38、 数字信号是().A、 时间和幅值上略变化的信号B、 时间和幅值上离散的信号C、 时间上连续、幅值上离1 竣化的信号D、 时间上离散、幅值上的信号正确答室:B39、 数字电路中最常用的 BCD?是().A、 5421 码B、 8421 码C、 余 3 码D、 循环码正确答室 :B40、 两个与非门构成的基本 RS触发器,当Q= =0时,当两个输入信号和时触发器的输出 Q 会() .A、 变为 0B、 保持 1 不变C、

10、保持不变D、 无法确定正确答室:B41、 电源电压VDD为OVMCMOS集成期开关可接通幅度为()的信号。A、 - 10-0VB、 0-10VC、 0 VDD/2D、 >10V正确答室:B42、 组合电路分析的结果是要获得().A、 逻辑电路图B、 电路的逻辑功能C、 电路的真值表D、 逻辑函数式正确答室:B43、 在设计过程中,逻辑函数化筒的目的是().A、 获得B、 用最少的逻辑器件完成设计C、 用最少的集电门完成设计D、 获得杪的成正确答室:B44、 74LS38W ()个译码输入端。A、 1B、 3C、 8D、 无潮定正确答室 :B45、采用双地址译码且分时送入行和列地址信号DR

11、AM 内部存储矩阵的字数与外部地址绿n的关系T助().A、 2nB、 22nC、 >22nD、 <2n正确答室 :B46、电可擦除的PROM器件是().A、 EPROMB、 E2PROMC、 PLAD、 PAL正确答室 :B47、已知二输入逻辑门的输入A 输出F的波形如下图所示,这是0A逻辑门的波形?().A、 与非B、或人C、 同或D、 与正确答室:C48、 三极管开关电路中,影响开关速度的主要因素是().A、 tdB、 trC、 tsD、 tf正确答室:C49、 标准 TTL 门关门电平之值为().A、 0.3VB、 0.5VC、 0.8VD、 1.2V正确答室:C50、 TT

12、L与非门输出低电平的#参数规范值是(C).A、 v 0.3VB、 >0.3VC、 0.4VD、 =0.8V51、 基本RS触发器的输入直接控制输出状态,所以它不能成为(C)触发器。A、 直接置 1 ,清 0B、直接置位、复位C、 同步D、 异步52、 数字系统中,能自行产生矩形波的电路是( C) .A、施密特器B、单稳态触发器C、多谐振荡器D、集成定时器53、 、在环形振荡器中,为了降低振荡频率,通常在环形通道中串入(C) ,A、 更多非门B、 电感 LC、 RC环节D、 大容量电容54、555构成的多谐振荡器中,还可通过改变(C)端电压值使震荡周期改变A、 VCCB、 RDC、 C-U

13、D、 GND55、在(C湍加可变电压,可使 555多K亦荡器输出调频波。A、 RDB、 OUTC、 C-UD、 GND56、欲把一脉冲信哥斑 8个CP后输出,宜采用(C)电路.A、 计数器B、 分频器C、 移位寄存器D、 脉冲发生器57、欲把并行数据转换成串行数据,可用().A、计数器B、 分频器C、 移位寄存器D、 脉冲发生器58、n位二制的A/D转换器可分辨出满量程值的(C)输入变化量.A、 1/(2n + 1)B、 1/2nC、 1/(2n-1)D、无潮定59、如要把一个最大幅度位9.99VK 模拟信号转换成数字信号,要求ADC 的分辨率小于 (C )mx:A、 6B、 8C、 10D、

14、 1260 、格雷码的优点是(C).A、 代确B、 记忆方便C、 两组相邻代码之间只有一G 不同D、 同时具备以上三者61 、律把并行数据转换成串行数据,可用() .A、计数器B、分频器C、移位寄存器D、脉冲发生器62、842BCDS0000表示的十进制数是().A、 131B、 103C、 87D、 13正确答室 :C63、 “或非”逻辑运具结果为 "0 ”的条件是该或项的变量()A、B、C、至少输入一个 1D、正确答室 :C64、格雷码的优点是() .A、B、C、两组相邻代码之间只有YZ不同D、正确答室 :C代确记忆方便两组相邻代码之间只有YZ 不同同时具备以上三者65、用原码输

15、出的停码器实现多输出逻辑函数,需要增加若干个()A、非门B、与非门C、或门D、晰门正确答室 :C66、用Mx4的DRAM芯片通过(C)扩展可以获得 4Mx8的存储器。A、B、C、复合D、67、FPGA比较适合用在以(C)的数字系统。A、 复杂B、 控制为主C、 时序为主D、 较简单68、处理(D)的电子电路H 字电路。A、 交流电压信号B、 直流信号C、 曲信号D、 数字信号69、用不同数制的数字来表示2007 ,最少的是 (D).A、二进制B、 八进制C、 十进制D、十六进制70、格雷码与奇偶校验码又妍为(D).A、 有权码B、 符号码C、 无权码D、 可靠性代码71 、已知,选出下列可以肯

16、定使的取值()。A、 ABC=011B、 BC=11C、 CD=10D、 BCD=111正确答室 :D72、二极管与门的两输入信号AB=()时,输出为高电平。A、 0B、 1C、 10D、 11正确答室 :D73、数字电路中,晶体管的工作于()状态。A、 放大B、 饱和C、 截止D、 开关正确答室 :D74、用三态门可以实现“总线链接,但其使能控制端应为().A、 固定接0B、 固定接1C、 同时使能D、 分时使用正确答室 :D75、如果把D触发器的输出反健连接到输入D,它输出Q的脉;中波形的城为 CP脉;中频率的( D) .A、 二倍频B、 不变C、 四分频D、 二分频76、三态寄存器的()

17、信号无效时,寄存器输出为有阻状态。A、 异步清零B、 输入使C、 CPD、 输出使能77、改变()之值不会影响555 构成单稳态触发器的定时时间 tw 。A、 电阻RB、 电容CC、 C-U 端电位D、 电源VCC78、把模拟量转换位数字量的转换器件称为().A、数-模转换器B、 DACC、 D/A 转换器D、 ADC正确答室 :D79、把模拟戟换成为相亨星的转换器件称为() .网 51A、数-模转换器B、 DACC、 D/A 转换器D、 ADC正确答室 :D80、 ( 95) H 表示() .A、B、 十进制数C、 八进制数D、 十六进制数正确答室 :D81、两个开关控制一盏灯,用 A 和

18、B 为表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为() .A、同或B、或AC、 异或D、 与非正确答室 :D82、处理()的电子电路晶&字电路。A、 交流电压信号B、 直流信号C、 曲信号D、 数字信号正确答室 :D83、不属于CMOS逻辑电路优点的提法是().A、 输出高低电平麒B、 电源适用范围宽C、 抗干扰能力强D、电磁动能力强正确答室:D84、 0-4 线优痛码器允许同时输入()踹扁码信号。A、 1B、 9C、 10D、 多正确答室:D85、 ROM可以用来存睇序、表格和大量固定数据,但它不可以用蹄现()A、 代码转换B、 逻辑函数C、 乘法运

19、算D、 计数器正确答室 :D86、以下可编程逻辑器件中,集成密度最商的是().A、 PALB、 GALC、 HDPLDD、 FPGA正确答室 :D87、格雷码与奇偶校验码又畴为().A、有权码B、 符号码C、 无权码D、 可靠性代码正确答室 :D二、判断( 45 分)88、 、 构成一个 7 进制计数器需要 3 个触发器()正确答室:正确89、 1001 个“ 1.龄异或的结果是。 ()正确答室:正确90、 函数 F 连续取 00 次对偶, F 不变。 ()正确答室:正确91、 正“与非”门也就是负“明 E”门.()正确答室:正确92、 CMOS 门的输出结构和TTL 的类似,可以分成标准的、

20、漏极开路及正确答室:正确93、 位倒T型电阻网络DAC的电阻网络的电阻取值有2种.()正确答室:正确94、 触发器中,存在龄空翻唳的有钟控的触发器.()正确答室:正确95、 为实现将JKJ侬凝换为D触发器,应使J=D,K=D>()正确答室:正确96、 三极管作为开关使用时,螭商开关速度,可降低mi 深度。 ()正确答室:正确97、 一个N位逐次逼近型 AD换器完成一次车t换要进行N次岐,需轧()正确答室:正确98、 D/A 转换器的位数越多,能够分辨的最小输出电压变化星就越小。正确答室:正确99 、单稳态触发器它有一个稳态和暂稳态()3 魄出三种。 ()N+2 个时钟脉 ;正确答室 :正

21、确学生答室 :x100 、 主从JKJI4发器在CP期间,存在一次性变化.()正确答室:正确学生答室:x101 、 D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。 ()正确答室:正确学生答室:x102 、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN 只短暂的过渡状态,不能稳定而是立刻变为 0 状态。 ()正确答室:正确103 、 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。 ()正确答室:正确104 、约束项就是逻辑函数中不允许出现的变星取值组合,用卡诺图化简时, 可将约束项当作,也可当作0.()正确答室:正确105 、计数器除了能7输入脉;中进行计数,还能作为分频器用.()正确答室:正确106 、优痛码器只对同时输入的信号中的优先细!最有的ffM 。()正确答室:正确107 、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()正确答室:正确学生答室:x108 、约束项就是逻辑函数中不允许出现的变星取值组合, 用卡诺图化简时, 可将约束项当作,也可当作0.()正确答室:正确109、优先编码器只对同时输入的信号中的优先细!最有的ffM 。()正确答

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论