数字电子技术实验指导书答案学习教案_第1页
数字电子技术实验指导书答案学习教案_第2页
数字电子技术实验指导书答案学习教案_第3页
数字电子技术实验指导书答案学习教案_第4页
数字电子技术实验指导书答案学习教案_第5页
已阅读5页,还剩60页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、会计学1数字电子技术实验数字电子技术实验(shyn)指导书答案指导书答案第一页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心(三)实验内容测试二输入四与非门74LS00一个与非门的输入和输出之间的逻辑关系。测试二输入四或非门74LS02一个或非门的输入和输出之间的逻辑关系。测试二输入四异或门74LS86一个异或门的输入和输出之间的逻辑关系。1.将器件的引脚与实验台的“地(GND)”连接,(四)实验提示1.将器件的引脚与实验台的“地(GND)”连接,将器件的引脚与实验台的十5连接。2.用实验台的电平开关输出作为被测器件的输入。拨动开关,则改变器件的输入电平。3.将被测器件的输出

2、引脚与实验台上的电平指示灯(LED)连接。指示灯亮表示输出低电平(逻辑为),指示灯灭表示输出高电平(逻辑为1)。 第1页/共64页第二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第2页/共64页第三页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第3页/共64页第四页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第4页/共64页第五页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第5页/共64页第六页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心(三)、实验内容(三)、实验内容.测试TTL器件一个非门

3、的传输特性。.测试HC器件一个非门的传输特性。.测试HCT器件一个非门的传输特性。(四)、实验提示.注意被测器件的引脚和引脚分别接地和十5。.将实验台上.电位器RTL的电压输出端连接到被测非门的输入端,RTL的输出端电压作为被测非门的输入电压。旋转电位器改变非门的输入电压值。.按步长调整非门输入电压。首先用万用表监视非门输入电压,调好输入电压后,用万用表测量非门的输出电压,并记录下来。第6页/共64页第七页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心示电压测试点)如右图第7页/共64页第八页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心输入Vi(V)输出V

4、o74LS0474HC0474HCT040.00.2 1.21.44.85.0.输出无负载时74LS04、74HC04、74HCT04电压传输(chun sh)特性测试数据第8页/共64页第九页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心.输出无负载时74LS04、74HC04和 74HCT04电压传输特性(txng)曲线。 第9页/共64页第十页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心二 、 TTL、HC和HCT器件的电压传输特性 第10页/共64页第十一页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心二 、 TTL、HC和HCT

5、器件的电压传输特性 第11页/共64页第十二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第12页/共64页第十三页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心图1.9实验逻辑电路数据输出BBS选通 选择线X0X1数据输入第13页/共64页第十四页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第14页/共64页第十五页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心(一)逻辑单元电路的波形仿真第15页/共64页第十六页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心组合逻辑电路部件实验组合逻辑电路部件实验

6、实验内容第16页/共64页第十七页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心输入输出EA1A2Q0Q1Q2Q31111100001110110111011011111102-4译码器功能表如下第17页/共64页第十八页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心入信号。产生一个(1)位二进制数作它的和。如图所示。第18页/共64页第十九页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心 图中和是用来相加的两n位输入信号,n-1,n-1,n-2,2,1,0是它们的和。在该电路(dinl)中对0和0相加是用一个半加器,对其它位都用全加器。如

7、果需要串接这些电路(dinl)以增加相加的位数,那么它的第一级也必须是一个全加器。第19页/共64页第二十页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第20页/共64页第二十一页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第21页/共64页第二十二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第22页/共64页第二十三页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第23页/共64页第二十四页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第24页/共64页第二十五页,共65页。燕山大学电子燕山大学

8、电子(dinz)实验中心实验中心PX3X1X2B3B4B2B11 代码分别为a0、a1、a2、a3、a4、a5、a6;奇校验位为P,偶校验位为E。逻辑(lu j)表达式如下: /P=a0 a1 a2 a3 a4 a5 a6 E= P。 (B) 设计一个7位二进制奇/偶校验位发生器第25页/共64页第二十六页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第26页/共64页第二十七页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心作为(zuwi)输出。第27页/共64页第二十八页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心选通选择信号 四路数据

9、 输出 EA1A0DF1 0000D0D3 D0001D0D3 D1010D0D3 D2011D0D3 D3一个(y )四选一数据选择器功能表第28页/共64页第二十九页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第29页/共64页第三十页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心输入输出GS1S0DY0Y1Y2Y31 1111000DD111001D1D11010D11D1011D111D1:4数据(shj)分配器功能表第30页/共64页第三十一页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第31页/共64页第三十二页,共65页。

10、燕山大学电子燕山大学电子(dinz)实验中心实验中心第32页/共64页第三十三页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第33页/共64页第三十四页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第34页/共64页第三十五页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第35页/共64页第三十六页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第36页/共64页第三十七页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第37页/共64页第三十八页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心

11、中心第38页/共64页第三十九页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第39页/共64页第四十页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第40页/共64页第四十一页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第41页/共64页第四十二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第42页/共64页第四十三页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第43页/共64页第四十四页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心件,进行波形仿真。第44页/共64页第四十五页

12、,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第45页/共64页第四十六页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第46页/共64页第四十七页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第47页/共64页第四十八页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第48页/共64页第四十九页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第49页/共64页第五十页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第50页/共64页第五十一页,共65页。燕山大学电子实验燕山大学电子实验(sh

13、yn)中心中心(1)触发器和锁存器:设计一个D触发器(2)计数器,设计一位十进制计数器(BCD码计数器)注注:VHDL程序范例见附件程序范例见附件1“六进制计数器六进制计数器” 第51页/共64页第五十二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第52页/共64页第五十三页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第53页/共64页第五十四页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第54页/共64页第五十五页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第55页/共64页第五十六页,共65页。燕山大学电子燕

14、山大学电子(dinz)实验中心实验中心第56页/共64页第五十七页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第57页/共64页第五十八页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第58页/共64页第五十九页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第59页/共64页第六十页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第60页/共64页第六十一页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心第61页/共64页第六十二页,共65页。燕山大学电子燕山大学电子(dinz)实验中心实验中心原理图设计(或VHDL)编译波形仿真器件选择编译管脚分配编译下载第62页/共64页第六十三页,共65页。燕山大学电子实验燕山大学电子实验(shyn)中心中心第63页/共64页第六十四页,共65页。NoImage内容

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论