JFET输入双运算放大器集成电路芯片的版图设计_第1页
JFET输入双运算放大器集成电路芯片的版图设计_第2页
JFET输入双运算放大器集成电路芯片的版图设计_第3页
JFET输入双运算放大器集成电路芯片的版图设计_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、    jfet输入双运算放大器集成电路芯片的版图设计    罗志勇+田健摘要:介绍了基于4m双极对通隔离兼容jfet工艺的双运算放大器集成电路芯片的版图设计。版图设计的主出发点是高精度、高速和高可靠性三方面。版图中各模块采用对称设计,关键元件的匹配采用了共质心对称设计。芯片测试结果表明,jfet输入双运算放大器的输入偏置电流和失调电流均达到了200pa以下,电路的转换速率达到了10v/s,增益带宽积4.5mhz,很好的实现了预定电路功能。芯片成品率达90%。关键词:jfet;运算放大器;版图设计;可靠性0 引言该jfet输入运算放大器主要用在高速积分器

2、、快速d/a转换器、采样-保持等电路中,其关键技术指标是高精度、高速和高可靠。作为集成电路设计流程中最重要的一个环节,芯片版图的设计将是提高电路精度、成品率和可靠性的关键因素。1 芯片功能及原理图本文设计的jfet输入双运算放大器输入偏置电流最大200pa,失调电流最大50pa,失调电压最大2mv,共模抑制比最小85db,电源抑制比最小85db,电压增益最小90db,转换速率最小10v/s,增益带宽积最小4.5mhz。电路由失调调零电路、输入esd保护电路、偏置电路、差分输入电路、电压放大电路、输出扩流电路、保护电路组成。电路原理图如图1所示。2 芯片版图设计2.1 芯片版图的平面设计本文设计

3、的jfet输入双运算放大器最大的热源就是输出扩流电路,为了保证电路精度,降低温度对输入部分的影响,应该将差分输入电路远离输出扩流电路;保护电路需要测量输出管的电流和结温(主要是电流),因此需把它放在贴近输出扩流电路的位置;电路失调调零电路考虑到电路中测应放在芯片边缘;偏置电路采用正温度系数的扩散电阻和负温度系数的齐纳二极管串联,基本消除了温度的影响,可以放在输出扩流电路边上,同时降低了温度对差分输入电路的影响。考虑到电路的高可靠性能,在电路的输入、输出、电源端均加上esd保护电路,提高电路抗静电等级。综上所述,结合具体布线情况,得出了芯片版图的整体布局,如图2所示。2.2 主要模块及元器件版图

4、设计本设计采用4m双极对通隔离兼容jfet工艺,单层金属布线,共15次光刻版,全部采用负胶接触光刻。最小特征尺寸为4m,外延层厚度12m,电阻率3·cm,基区结深2.53.0m。2.2.1 标准元器件版图设计本设计中用到的标准元件主要有p沟道jfet、外延型jfet,小功率npn晶体管、横向pnp管、电阻、电容。p沟道jfet沟道长度设计为10m。外延型jfet沟道宽度设计为32m。小功率npn晶体管发射区下限尺寸主要受光刻精度的限制,小于4ma的npn晶体管发射区为22m圆形,发射极电流按0.1ma/m计算【1】;425ma的npn晶体管发射区设计为200m×18m的矩形

5、。纵向pnp晶体管发射区设计为350m×30m的矩形,同时在发射区做重掺杂,提高纵向pnp管的大电流增益。横向pnp管基区宽度设计为14m。另外,设计时还采用了发射极铝层大面积覆盖(过eb结势垒区),以减少表面复合,提高npn管和横向pnp管的小电流放大倍数【1】。本设计中采用的电阻主要有基区电阻和高硼注入电阻。对于精度要求高、匹配性好的电阻采用基区电阻,如差分输入端要求精确匹配的电阻。为了保证电阻的精度和好的匹配性,设计时尽量避免弯头的出现。其余要求不高且阻值较大的电阻采用高b注入电阻,为了形成可靠的欧姆接触,在接触孔下的扩散区做了重掺杂。电容器的设计采用mis电容器,考虑电路对转

6、换速率的要求,电容面积按2pf/10000m2计算。2.2.2 差分输入电路的版图设计差分输入电路的精度是影响jfet输入运算放大器的最主要因素。因此,在版图设计时除了合适的布局外,还要充分考虑到该部分电路所用元器件的匹配性,设计时主要采用以下匹配原则:(1)jfet采用统一的几何形状,放置在最相邻的位置,采用共质心拓扑结构交叉耦合的版图设计【2】;(2)jfet所属隔离岛外围实行n+重掺杂,保证隔离岛等电位,减小jfet表面漏电;(3)npn晶体管发射区采用22m圆形结构,放置在jfet边上,采用交叉耦合的版图设计,减小输入级有源负载失配对失调的影响;(4)匹配好的jfet远离芯片热源,放置

7、在芯片的对称轴上;(5)所用电阻均为基区电阻,条宽为20m。采用上述原则设计出如下结构:经布局规划,模块实现和版图优化,得到芯片的整体版图(图4),芯片版图尺寸为:3380m×1860m。3 流片结果及分析芯片版图经总体布局、布线设计完成后,对版图进行了drc和lvs检查,并在流片厂双极对通隔离兼容jfet工艺线成功流片,芯片图形如图5所示。表1是该运算放大器样品的上机测试参数与国外同型号产品对比结果。从表1可以看出,该运算放大器达到了国外同型号产品的参数要求(实测时ti公司同类产品ib为100pa左右,linear technology公司同类产品ib为150pa左右),可以替代进口的同型产品。4 结语为了实现高精度、高速、高可靠运算放大器,本文设计出了一种输入级完全对称的版图结构。芯片版图经总体布局、布线设计完成,并在流片厂成功流片。结果表明,该芯片的性能指标优于国内同型产品,版图设计很好地实现了电路功能,初测芯片的成品率达90%

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论