电子电工技术课程设计_第1页
电子电工技术课程设计_第2页
电子电工技术课程设计_第3页
电子电工技术课程设计_第4页
电子电工技术课程设计_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、题目 _数字电子钟设计_班级_09机设(2)班_学号_200910310231_姓名_李超_指导_徐老师_时间_2011年6月22日_景德镇陶瓷学院电工电子技术课程设计任务书姓名李超_ 班级 _09机设(2)班_ 指导老师 徐老师 设计课题: 数字电子钟设计设计任务与要求查找一个感兴趣的电工电子技术应用电路,要求电子元件超过3050个或以上,根据应用电路的功能,确定封面上的题目,然后完成以下任务:1、 分析电路由几个部分组成,并用方框图对它进行整体描述;2、 对电路的每个部分分别进行单独说明,画出对应的单元电路,分析电路原理、元件参数、所起的作用、以及与其他部分电路的关系等等;3、 用简单的电

2、路图绘图软件绘出整体电路图,在电路图中加上自己的班级名称、学号、姓名等信息;4、 对整体电路原理进行完整功能描述;5、 列出标准的元件清单;设计步骤1、 查阅相关资料,开始撰写设计说明书;2、 先给出总体方案并对工作原理进行大致的说明;3、 依次对各部分分别给出单元电路,并进行相应的原理、参数分析计算、功能以及与其他部分电路的关系等等说明;4、 列出标准的元件清单;5、 总体电路的绘制及总体电路原理相关说明;6、列出设计中所涉及的所有参考文献资料。设计说明书字数不得少于3000字。参考文献1甘庆玉,韦鸿.Multisim 10.0在电子秒表实训教学中的仿真应用J.广西轻工业,2009,25(8

3、):79-80,108.2张宏富,龚一光主编.数字电子技术实验指导书MJ.成都信息工程学院.3澄非主编.电路与数字逻辑设计实践M.东南大学出版社.4唐德洲.数字电子技术(修订版)M.重庆:重庆大学出版社,2002.5汪建立.基于Multisim 2001软件的数显抢答器设计与仿真J.鄂州大学学报,2004,11(4):23-26.6郑慰萱.数字电子技术基础M.北京:高等教育出版社,1990.7王毓银主编.数字电路逻辑设计.高等教育出版社.TTL数字集成电路产品手册长州半导体厂.8周凯.EWB虚拟电子实验室:Multisim 7 & Ultiboard 7电子电路设计与应用M.北京:电子

4、工业出版社,2005.目录1、 总体方案与原理说明. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .42、 秒脉冲信号发生器. . . . . . . . . . . . . . . . . . .53、 时、分、秒计数器. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .64、 译码显示器. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .

5、 . . . . . . . . .75、 校准电路. . . . . . . . . . . . . . . . . . . . . . . . . . .86、 总体电路原理相关说明. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .97、 总体电路原理图. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .108、 元件清单;. . . . . . . . . . . . . . . . . . . . . .

6、. . . . . . . . . . . . . . . . . . . .119、 参考文献. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .1210、 设计心得体会. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131、 总体方案与原理说明 数字电子钟是用数字集成电路构成并有数字显示特点的一种现代计数器,与传统的机械计时器相比,它具有走时准、显示直观、无机械磨损等,因而广泛应用于

7、车站、码头、商店等公共场所。 图一 数字电子钟整机框图 数字电子钟主要由秒信号发生器、“时、分、秒”计数器、译码显示器、校时电路等组成。秒信号发生器主要由石英晶体振荡器或555振荡器分频后得到;秒、分都是60进制,故由60进制计数器构成;时为24进制,即由24进制计数器构成;显示部分由译码和数码显示构成;校时电路由门电路和开关等构成。整机框图如图1所示。石英晶体振荡器产生的信号送到分频器,分频电路将信号分成每秒秒一次的方波信号。秒信号送入计数器进行计数,满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数,最后把累积的结果以“时”“分”“秒”的数字显示出

8、来。所有计时结果由6位数码管显示,计数器的输出分别经译码器送显示器显示。“秒”的显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的显示电路与“秒”相同,“时”的显示由两级计数器和译码器组成的二十四进制电路来实现。计时出现误差时,可以用校时电路校时、校分。单元电路1秒脉冲信号发生器 秒脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体震荡器发出的脉冲经过整形,分频获得1 HZ的秒脉冲。但这里使用的是由555定时器组成的多谐震荡器,通过CMOS器件4024分频产生1 HZ的秒脉冲。 CP端是时钟脉冲的输入端,MR是清零端,当为高电平时,输出全部为零。O0O6是输

9、出端, O0是时钟脉冲的2分频。每输入一个CP,O0的状态就翻转一次。O1时钟脉冲是O0的2分频,O0每向01送一个脉冲, O1就翻转一次。O2对CP来说就是4分频,即F01=(1/4)Fcp。以此类推由CC4024可以得到的最大分频系数是2的7次方,即对CP来说是128分频。右边的电路是用555定时器构成的多谐震荡器的电路,图中R端连接高电平,CON端口连接0. 0 1F的电容,起滤波作用。将6端口和2端口连在一起,作为输入信号的V的输入端,就构成施密特电路形式。将三极管TD输出端通过电阻R1接到电源VCC,TD就构成了基电极开路门反相器的形式;其输出再通过R2C积分点路反馈至输入V1,就构

10、成了自激多谐震荡器。产生的震荡频率很高,而所需要的频率往往比较小,因此就需要用分频器,把输出频率接到分频器4024的输入端经过分频,得到想要的频率。调节R1或C可产生脉宽可变的方波输出。3、单元电路2时、分、秒计数器秒、分计数采用60进制计数器,时采用24进制计数器。它们都是8个BCD码输出,1个进位输出,1个时钟脉冲输入。在设计层次电路时,皆可设计为1个输入端, 9个输出端。(1)60进制计数器。电路如图3所示。4520的第一组4位二进制构成10进制,第二组4位二进制构成6进制,因为二组都为16进制,而4520具有异步清零的功能. (2) 24进制计数器。24进制计数器由4520和4510组

11、成。当“时”个位计数器4510复零,进位输出端向“时”十位计数输出进位信号,当第24个脉冲来自“分”时计数器时位脉冲信号,到达时“时”个位计数器状态为“0100”,“时”十位计数器状“0010即时的个位,计数器的输出QC和“时”十位计数的输出端QB均为高电平“1”。经过与非门、再经过一级反向器,送到4510和4520的清零CR端,计数器复位清零。电路如图4所示。4、单元电路3译码显示器秒、分为六十进制,即显示0059,它们的个位为十进制,十位为六进制,分别通过对计数器的控制来实现,这里使用的是集成电路74LS192(BCD码同步双时钟数器,可逆,带清除端)。进制可以通过不同的逻辑门来控制。显示

12、部分是采用带译码驱动器的数码管来显示(直接可接在计数器的输出端口),如果是不带译码驱动的数码管还要通过一个译码驱动器如74LS248来驱动数码管。其器件如图五。译码是把给定的代码进行翻译,本设计即是将时、分、秒计数器输出的四位二进制数代码翻译为相应的十进制数,并通过显示器显示,通常显示器与译码器是配套使用的。我们选用的七段译码驱动器(74LS47)和数码管(LED)是共阳接法。在数字系统中,经常需要将数字或运算结果显示出来。因此,数字显示电路是数字系统的重要组成部分。显示译码器主要由译码器和驱动器两部分组成,通常这两部分集成在一块芯片中。显示译码器的输入一般为二十进制代码,其输出的信号可以驱动

13、显示器件,显示出十进制数字来。5、单元电路4校准电路设计校准电路的层次电路时,设计为6个输入口、3个输出口,其内部电路如图6所示。为便于使用,将校准开关外接。为使各电路接线后能顺利工作,对各层次块可以先分别测试其功能。将信号发生器分别接入60进制和24进制计数器层次块,其输出接数码管或示波器看其是否能完成其功能。对其校准电路,只有当整机电路接好后,按校准电路所说工作方式,看是否能起到时、分、秒的校准。当电子钟接通电源或者计时发现误差时,均需要校正时间。标准秒脉冲进入秒计数器进行六十分频后,得出分脉冲;分脉冲进入分计数器再经六十分频后得出时脉冲;时脉冲进入时计数器。时、分、秒各计数器经译码显示出

14、来。最大显示值为23小时59分59秒,再输入一个脉冲后,显示复位成零。比如,计数器可选74LS161芯片、译码器可选74LS248、显示器可选LC5011-11。校“时”和校“分”的校准电路是相同的,今以校“分”为例。6、总体电路原理相关说明采用现成的信号发生器,可以将信号频率设置为较高频率,以便快速调节。数码显示器直接采用16位数码显示管,因本例中不会出现大于9的数码,即使初始可能出现,可以通过校时电路快速调节为所需数字。为使各电路接线后能顺利工作,对各层次块可以先分别测试其功能。将信号发生器分别接入60进制和24进制计数器层次块,其输出接数码管或示波器看其是否能完成其功能。对其校准电路,只

15、有当整机电路接好后,按校准电路所说工作方式,看是否能起到时、分、秒的校准。本例中各模块皆能完成其功能,接好整机电路后,能完成所需功能,故本例数字电子钟满足设计任务。校时电路工作过程如图7所示,正常工作情况下,J3断开,J1,J2闭合,秒脉冲进入计数器。当需要对秒进行校正时,闭合和断开J3,直到需要的数字为止;需要对分校正时,J3处于闭合的情况下,断开J2,秒脉冲进入到分计时,则分计数器快速计数,直到显示的时间为需要的数字为止,再闭合J2;同理,可以对时进行校正。数字电子钟的设计用时、分、秒计时电路和选择输入CP脉冲电路以及保持电路合成。时、分、秒电路可用十进制计数器74LS190和二选一数据选

16、择74LS157分别构成12、60、60进制计数器。由十进制计数器74LS190的功能表可知可由键8来控制计数器为加、减计数的输入端DNUP。键5来控制计数器输入的CLK,又因为电路要有手动控制电路所以要有一个选择电路,由键5来控制是手动输入脉冲还是自动脉冲。这样便可实现所有的功能要求。7、总体电路原理图8、元件清单名称规格数量硬导线、电源、电阻、电容若干电压表XFG11开关(J1、J2、J3)3555定时器174LS248174LS90674LS04274LS48674LS0827449674LS11274LS02474LS250若干参考文献 1甘庆玉,韦鸿.Multisim 10.0在电子

17、秒表实训教学中的仿真应用J.广西轻工业,2009,25(8):79-80,108.2张宏富,龚一光主编.数字电子技术实验指导书MJ.成都信息工程学院.3澄非主编.电路与数字逻辑设计实践M.东南大学出版社.4唐德洲.数字电子技术(修订版)M.重庆:重庆大学出版社,2002.5汪建立.基于Multisim 2001软件的数显抢答器设计与仿真J.鄂州大学学报,2004,11(4):23-26.6郑慰萱.数字电子技术基础M.北京:高等教育出版社,1990.7王毓银主编.数字电路逻辑设计.高等教育出版社.TTL数字集成电路产品手册长州半导体厂.8周凯.EWB虚拟电子实验室:Multisim 7 & Ultiboard 7电子电路设计与应用M.北京:电子工业出版社,2005.设计心得体会通过这次课程设计,让我受益匪浅,不仅加深了对数字电子钟的了解。在设计的过程中,学到了许多宝贵的经验。使我懂得了理论联系实际的重要性,使我懂得了理论脱离实际是毫

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论