![电子设计竞赛培训-数字电路_第1页](http://file2.renrendoc.com/fileroot_temp3/2021-10/29/2bb8c399-76a0-4614-b828-578264e1ee08/2bb8c399-76a0-4614-b828-578264e1ee081.gif)
![电子设计竞赛培训-数字电路_第2页](http://file2.renrendoc.com/fileroot_temp3/2021-10/29/2bb8c399-76a0-4614-b828-578264e1ee08/2bb8c399-76a0-4614-b828-578264e1ee082.gif)
![电子设计竞赛培训-数字电路_第3页](http://file2.renrendoc.com/fileroot_temp3/2021-10/29/2bb8c399-76a0-4614-b828-578264e1ee08/2bb8c399-76a0-4614-b828-578264e1ee083.gif)
![电子设计竞赛培训-数字电路_第4页](http://file2.renrendoc.com/fileroot_temp3/2021-10/29/2bb8c399-76a0-4614-b828-578264e1ee08/2bb8c399-76a0-4614-b828-578264e1ee084.gif)
![电子设计竞赛培训-数字电路_第5页](http://file2.renrendoc.com/fileroot_temp3/2021-10/29/2bb8c399-76a0-4614-b828-578264e1ee08/2bb8c399-76a0-4614-b828-578264e1ee085.gif)
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、电子设计竞赛培训电子设计竞赛培训数字电路数字电路物电学院 卢超2013年7月1.组合逻辑电路2.锁存器与触发器3.时序逻辑电路4.脉冲波形的变换与产生5.EDA设计一、组合电路的特点一、组合电路的特点= F0(I0、I1, In - - 1)= F1(I0、I1, In - - 1)= F1(I0、I1, In - - 1))( )(nntIFtY 1. 逻辑功能特点逻辑功能特点 电路在任何时刻的输出状态只取决于该时刻的输入电路在任何时刻的输出状态只取决于该时刻的输入 状态,而与原来的状态无关。状态,而与原来的状态无关。2. 电路结构特点电路结构特点(1) 输出、输入之间输出、输入之间没有反馈
2、延迟没有反馈延迟电路电路(2) 不包含记忆性元件不包含记忆性元件( (触发器触发器) ),仅由,仅由门电路门电路构成构成I0I1In-1Y0Y1Ym-1组合逻辑组合逻辑电路电路1.组合逻辑电路二、组合电路逻辑功能表示方法二、组合电路逻辑功能表示方法真值表,卡诺图,逻辑表达式,时间图真值表,卡诺图,逻辑表达式,时间图( (波形图波形图) )三、组合电路分类三、组合电路分类1. 按逻辑功能不同:按逻辑功能不同:加法器加法器 比较器比较器 编码器编码器 译码器译码器 数据选择器和分配器数据选择器和分配器 只读存储器只读存储器2. 按开关元件不同:按开关元件不同:CMOS TTL3. 按集成度不同:按
3、集成度不同:SSI MSI LSI VLSI典型组合逻辑集成电路 真值表,功能表 编码器:2n n普通编码器/优先编码器使能端CD4532: 83线优先编码器 译码器/数据分配器: n 2n译码器扩展:正确设置使能端逻辑函数用译码器实现:译码器输出端为输入函数最小项74X138:24线译码器74X139:38线译码器数据选择器MUX地址选择端n、输入数据源端 2n ,输出端单/互补数据选择器扩展逻辑函数发生器:类似译码器数据选择器输出端为地址选择端最小项与各输入数据源端乘积之和74HC151:地址选择端3、数据源端 8数值比较器3个输出端:FAB,FAM)进位控制4. 脉冲波形的变换与产生脉冲
4、波形的变换与产生1.单稳态触发器特点单稳态触发器只有一个稳态,还有一个暂稳态,在没有触发信号作用时处于稳定状态 在外来触发信号作用下,电路由稳态翻转到暂稳态暂稳态维持一定时间后,电路自动回到稳态,暂稳态维持一定时间的长短,取决于电路本身的RC参数波形图:输出脉冲宽度tw0.7RC74121:不可重复触发单稳态触发器MC14528:可重复触发单稳态触发器应用:定时、延时、噪声消除2.施密特触发器特点施密特触发器属于电平触发器件,当输入信号达到某一定电压值时,输出电压会发生突变阈值电压 正向阈值电压 ( VT+ ):输入信号增加负向阈值电压 ( VT-):输入信号减少回差电压VVT+VT-两种输出
5、形式:同相输出和反相输出工作波形、传输特性门电路构成施密特触发器VT+ 、VT-、VCD40106:集成施密特触发器3.多谐振荡器特点多谐振荡器又称矩形波发生器,无稳定状态,有两个暂稳态,电路一旦起振,两个暂稳态就交替变化,不停地输出矩形脉冲信号。基本组成:开关器件,RC门电路构成多谐振荡器t1.4RC施密特触发器构成多谐振荡器3. 555定时器构成:分压器、电压比较器、SR锁存器、放电三极管、缓冲器各引脚与电路对应关系应用施密特触发器单稳态触发器多谐振荡器5.EDA设计2、编码器 设计一个 8 输入优先级编码器,y0 级别最低,y7 级别最高;输出为3位编码。3、译码器 译码器是编码器的逆过
6、程。如 3-8 译码器:译码输出低有效4、加法器 带进位的 4位加法器符号如下:方法1:用for loop语句实现 方法2:直接使用加法“+”函数:加法器仿真结果:5、多路选择器 前面用 if 语句、case 语句、条 件赋值语句、选择赋值语句分别描 述过 4 选 1 选择器。6、三态门及总线缓冲器 VHDL语言通过指定大写的 Z 值表示高阻状态 a : std_logic; a_bus : std_logic_vector(7 downto 0); 指定高阻状态如下: a = Z ; a_bus = “ZZZZZZZZ” ;1)三态门电路描述三态门仿真结果:2)单向总线缓冲器3)双向总线缓冲
7、器二、常用时序电路设计1、触发器(Flip_Flop) 1)D触发器异步置位/复位D触发器同步复位D触发器比较:异步置位的锁存器(Latch)2、寄存器 8位串行输入、串行输出移位寄存器:8位移位寄存器描述(结构描述)8位移位寄存器直接用信号连接描述移位寄存器仿真结果:带允许端的十二进制计数器 可逆计数器(加减计数器)可逆计数器仿真结果:例:六十进制(分、秒)计数器60进制计数器仿真结果:例:由8个触发器构成的行波计数器: 基本元件 dffr 的描述:采用元件例化描述8位行波计数器:8 位行波计数器仿真结果:摩尔状态机的摩尔状态机的VHDL设计设计摩尔型状态机的输出仅与当前状态有关 次态 逻辑 状态 寄存器 次态 逻辑复位信号时钟信号输入次态当前状态输出摩尔型状态机真值表:当前状态 下一状态 输出 X=0 X=1 S0 S0 S2 0 S1 S0 S2 1 S2 S2 S3 1 S3 S3 S1 0米勒状态机的米勒状态机的VHDL设计设计 米勒型状态机的输出不仅是当前状态的函数,也是输入信号的函数。 次态 逻辑 状
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年税务工作者工作总结范文(3篇)
- 2024-2025学年广东省清远市八校联盟高一上学期教学质量检测(二)历史试卷
- 2025年企业文化建设策划咨询协议
- 2025年企业数据保密共享协议
- 2025年基础设施建设项目合同律师服务协议
- 2025年公司员工协议范本
- 2025年设备采购租赁合同协议范本
- 2025年裂隙灯显微镜项目立项申请报告模板
- 2025年医药产品销售合同样本
- 2025年频率测量仪器项目立项申请报告模板
- 17J008挡土墙(重力式、衡重式、悬臂式)图示图集
- 地震应急预案及应急演练脚本
- 道教系统诸神仙位宝诰全谱
- 中国经济转型导论-政府与市场的关系课件
- 二十四节气文化融入幼儿园食育的有效途径
- 统计过程控制SPC培训资料
- 食品经营操作流程图
- 新视野大学英语读写教程 第三版 Book 2 unit 8 教案 讲稿
- 小学生必背古诗词80首硬笔书法字帖
- X52K铣床参数
- 村务公开表格
评论
0/150
提交评论