数字电子技术与逻辑设计课程设计基于D触发器的机械去抖动电路设计_第1页
数字电子技术与逻辑设计课程设计基于D触发器的机械去抖动电路设计_第2页
数字电子技术与逻辑设计课程设计基于D触发器的机械去抖动电路设计_第3页
数字电子技术与逻辑设计课程设计基于D触发器的机械去抖动电路设计_第4页
数字电子技术与逻辑设计课程设计基于D触发器的机械去抖动电路设计_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 天水师范学院天水师范学院tianshui normal university数字电子技术与逻辑设计数字电子技术与逻辑设计设计报告设计报告 题 目:基于基于 d 触发器的机械去抖动电路设计触发器的机械去抖动电路设计学 院: 电子信息与电气工程学院电子信息与电气工程学院 专 业: 电子信息工程电子信息工程 班 级: 1 4 级电级电 信信 一一 班班 姓 名: 学 号: 2015 年年 12 月月 30 日日2目录目录1. 设计背景设计背景22. 设计要求设计要求23 电路组成框图电路组成框图.34.设计内容设计内容.4.4.1二选一门电路.4.4.2数字去抖动电路设计.54.3 初值可预置型计

2、数器设计.74.4 500hz 和 1khz 的分频104.58421bcd 译码的 verilog 语言.134.6 蜂鸣器.14.4.7动态扫描计数器与位选,选择器.14.4.8十六进制 7 段显示译码器程序.155.整体设计电路图整体设计电路图.166.6.引脚分配情况引脚分配情况17177.7.调试调试17178.8.实验心得体会实验心得体会18189.9.参考文献参考文献18183基于基于 d 触发器的机械去抖动电路设计触发器的机械去抖动电路设计1.设计背景设计背景作为机械开关的键盘,在按键操作时,由于机械触点的弹性及电压突跳等原因,在触点闭合或开启的瞬间会出现电压抖动。为保证按键触

3、发的准确性,在按键电压信号抖动的情况下不能进行状态输入。为此必须进行抖动处理。消抖部分的信号一般有硬件和软件两种方法。硬件就是加抖动电路,这样可以从根本上解决按键抖动问题。还可以用可编程逻辑器件设计相应的逻辑和时序电路,这里介绍一种使用 d 触发器构成的电路,能去除含电子抖动的任意形式及几乎任意频率的信号,且能从电路上控制输出信号的脉宽。这是一种更实用、功能更完善的电路。这种电路基本上就是滤波器,它可以将信号中的毛刺、随机噪声信号或电子抖动信号都“滤除” ,只让真正的数据信号通过此电路。总之就是将输入电平的杂波分量滤除,能准确的判断电平变换。因此消除始终抖动是必要的2设计要求设计要求 (1 1

4、) 在 quartus | 下完成设计,根据课本第 6 章图 640,设计一个机械键去抖动电路(图中工作时钟 clk 为几百 hz) 。参照第 8 章图 828 所示的同步可预置型计数器设计一个 14 进制计数器。计数器时钟端 clk 接去抖动电路的keyout。(2 2)当每一次按键,如果计数器只加 1,表明去抖动电路良好;如果计数值增加大于 1,表明键的抖动尚未消除。(3)最终要能直观地比较出加抖动电路和没加去抖动电路的不同效果。43电路组成框图电路组成框图 该电路只要有二选一门电路、初值可预置型 14 进制计数器、显示译码器、数码管、500hz 的分频如下图所示。4.设计内容设计内容单个

5、模块的设计4.1 二选一门电路 二选一门电路数字消抖动电路1khz、500khz的分频初值可预置型 14 进制计数器显示译码器数码管5该数据选择器有两个输出信号(a 和 b)和一个控制输入(s)一个输出(out) 。当 s 为 1 的时候 out 选择 a,当 s 为 0 的时候 out 选择 b 简单的表达具体化:输入输出ab二选一门电路.数字去抖动电路设计输入输出sout1a0b6如图所示的电路由个触发器和个输入与门构成。电路有一个工作时钟 clk。4 个 d 触发器链接成同步时序方式,即将它们的时钟输入端都连在一起。工作时与时钟同步工作,输入信号以移位串行方式向前传递。其信号输入口是ke

6、yout。 分析此电路可以发现,其“滤波”功能的关键是这样的,当信号被串入电路后,能在 keyout 输出脉冲信号的条件是,必须在 4 个 d 触发器的输出端 q 都同时为 1,次与门才输出高电平。由于干扰抖动信号是一群宽度狭窄的随机信号,在串入时,很难十分整齐地同时使与门输出为 1,而只有正常信号才足够的宽度通过此电路,从而起到了“滤除”的功能。如果增加 d 触发器的数量,可以一定程度上提高滤波性能。仿真结果如图所示74.3 初值可预置型计数器设计与其他类型计数器相比,计数初值可预置型计数器的适用面更宽。如图所示译码器模块 cnt4bit 余右面的 4 位锁存器构成了一个 4 为二进制计数器

7、图中比较器 comp2 本质上就是一个 4 输入与门,功能是当计数值为 1110 时,输出一个高电平进位信号,它控制多路选择器 mux4 的数据通道的选择信号端 s,当比较器 compf 的输出端 r 为 0 即为低电平时 4 路选择器 mux4 会选通 a0 此后随着时钟连续出现,进行正常的累计加数。一旦计数器计到 1110 时,则输出端 r为 1 即为高电平。选择器会选通 a1,如果预置数不改变,则计数器将从初始值开始累计加数。仿真结果如图所示8图中元件 cnt4bit 是由 verilog 源代码编写以下为其程序:图中元件 mux4 是由 verilog 源代码编写以下为其程序:9图中元

8、件 dff4 是 4 位寄存器,寄存器在数字电路中,是用来存放二进制数据或代码的电路。寄存器是有具有存储功能的触发器组合起来的。一个触发器可以存储移位二进制代码,存放 n 位二进制代码的寄存器,需要用 n 个触发器来构成。从逻辑结构上看,移位寄存器有以下两个显著特征:(一)移位寄存器是由相同的寄存单元所组成的。一般来说是,寄存单元的个数就是移位寄存器的位数,每个寄存单元的输出与其相邻的下一个寄存单元的输入之间的连接方式也不同。(二)所有寄存单元共用一个时钟,在公共时钟的作用下,各个寄存单元的工作时同步的。在没输入一个时钟脉冲,寄存器的数据就像上或向下移动一位。10图中元件 compf 是由 v

9、erilog 源代码编写以下为其程序:4.4 500hz 和 1khz 的分频 50mhzto4mhz 分频的 verilog 源代码以下为其程序11对 half_int_divd 的封装如图所示4mhzo500hz 和 4mhzto1khz 的分频的封装12在封装一次可得134.6 8421bcd 译码的 verilog 语言 封装可得如图所示144.6 蜂鸣器 工作原理 co 与 1khz 为进位输入,其中 1khz 相当于一个高电平即为 1,由 co控制蜂鸣器,使低电平时蜂鸣器报警。1khzcobeep1011104.7 动态扫描计数器与位选,选择器154.8 如下位十六进制 7 段显示

10、译码器程序165. 整体设计电路图整体设计电路图17原理原理;该电路是由二选一门电路、初值可预置型 14 进制计数器、显示译码器、数码管、500hz 的分频组成的。拨码开关控制抖动电路,当拨码开关为1 时,二选一门电路会选通加抖动的电路当每按一次键可预置型计数器计数值只增加 1,门电路会选通没加抖动的电路当每按一次键可预置型计数器计数值增加大于 1。可预置计数器人为规定初值,比如说 4,当每一次进位后它从 4 开始依次增加。当增加到 13 时,给输入一个按键就会进位,此时数码管上会显示初值 4.蜂鸣器也会此时报警。从计数器出来的计数值会通过总线输出段码显示在数码管上。.测试中出现的问题测试中出

11、现的问题刚开始时选通两位数码管显示时,数码管出现同样的两个数。解决方法是用 verilog 编写了一个程序,图 4.6 所示,把它放在显示译码器模块之前就解决了两位一样的情况。6引脚分配情况引脚分配情况187. 调试调试在设计中毫无疑问,会遇到许多问题,这就需要不断的调试,通过实践反复的测试,结合理论,不断改善,才能得到预期的结果。19 8.8. 实验心得体会实验心得体会在做数电设计的实验前,我以为不会难做,就像以前做实验一样,做完实验,然后两下子就将实验报告做完.直到做完测试实验时,我才知道其实并不容易做,但学到的知识与难度成正比,使我受益匪浅.在做实验前,一定要将课本上的知识吃透,因为这是做实验的基础,否则,在老师讲解时就会听不懂,这将使你在做实验时的难度加大,浪费做实验的宝贵时间.比如做计数器,你要清楚它的 verilog 语言,如果你不清楚,在做实验时才去摸索,这将使你极大地浪费时间,使你事倍功半.做实验时,一定要亲力亲为,务必要将每个步骤,每个细节弄清楚,弄明白,实验后,还要复习,思考,这样,你的印象才深刻,记得才牢固,否则,过后不久

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论